KONDYS, D. Aplikované využití DSP bloků v Intel FPGA [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2020.

Posudky

Posudek vedoucího

Smékal, David

Bakalářská práce popisuje návrh a implementaci čítače a komparátoru využívající DSP bloky dostupné na FPGA platformě. Student během řešení práce aktivně přistupoval k realizaci návrhu a zpracování funkčního výstupu. Problematiku pečlivě nastudoval a následně konzultoval jednotlivé kroky návrhu a implementace jak s vedoucím práce, tak s externím konzultantem ze společnosti CESNET Jakubem Cabalem, jehož hodnocení je přiloženo k posudku. Student pracoval s celkem 45 dostupnými zdroji literatury. Podařilo se realizovat čítač i komparátor s využitím DPS bloků, které nabízí zvolená FPGA platforma. Práce porovnává implementace s využitím DPS versus bez DPS bloků. Výsledky jsou přehledně prezentovány v tabulkách (kap. 2.4 a 3.4). Textová část bakalářské práce je kvalitně a přehledně zpracovaná. Text je doplněn o mnoho obrázků a blokových schémat návrhu. Rozsah práce je nadprůměrný a splňuje dané požadavky. Zadání práce je v plném rozsahu splněno. Práci hodnotím výborně známkou A, 96 bodů.

Navrhovaná známka
A
Body
96

Posudek oponenta

Pokorný, Jiří

Diplomová práce měla za cíl návrh čítače a komparátoru na FPGA platformě. Student dopodrobna zpracoval přípravu pro správné pochopení problematiky. Praktická část je na tom velmi podobně. Realizace bloků je detailně a srozumitelně popsána. Součástí práce je také kvalitní otestování jednotlivých bloků a porovnání využití systémových zdrojů. Jako velký přínos vidím implementaci bloků do firmwaru karty COMBO-400g1. Z formální stránky je práce na výborné úrovni, v práci jsem narazil pouze na pár překlepů. Cíle práce jsou splněné. Hodnotím A/97

Navrhovaná známka
A
Body
97

Otázky

eVSKP id 125940