Implementace logického analyzátoru do FPGA

Loading...
Thumbnail Image
Date
ORCID
Mark
A
Journal Title
Journal ISSN
Volume Title
Publisher
Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií
Abstract
Bakalářská práce se zabývá implementací jednoduchého logického analyzátoru postaveného na vývojovém kitu Spartan-3E Starter Kit. Byla vyvinuta měřicí deska elektroniky s šestnácti měřícími kanály a s pěti výstupy. Výstupy lze použít jako generátory obdélníkového signálu. Vstupy i výstupy jsou opatřeny přepěťovou ochranou. Výsledná aplikace běží na softwarovém procesoru Microblaze. Na dotykovém LCD displeji se zobrazuje jednoduché grafické rozhraní aplikace, které lze pohodlně ovládat díky dotykovému panelu.
The thesis deals with the implementation of a simple logic analyzer built on the Spartan-3E Starter Kit development kit. A measuring electronics board with sixteen measuring channels and five outputs was developed. Outputs can be used as square wave generators. Inputs and outputs are protected by overvoltage protection circuitry. The application is run on a MicroBlaze software processor. The LCD touchscreen displays an easy graphical interface which can be conveniently controlled through the touch panel.
Description
Citation
KOŘÍNEK, M. Implementace logického analyzátoru do FPGA [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2012.
Document type
Document version
Date of access to the full text
Language of document
cs
Study field
Automatizační a měřicí technika
Comittee
doc. Ing. Jiří Bayer, CSc. (předseda) prof. Ing. Petr Pivoňka, CSc. (místopředseda) Ing. Zdeněk Havránek, Ph.D. (člen) Ing. Petr Honzík, Ph.D. (člen) doc. Ing. Václav Jirsík, CSc. (člen) Ing. Tomáš Macho, Ph.D. (člen)
Date of acceptance
2012-06-12
Defence
Student obhájil bakalářskou práci.
Result of defence
práce byla úspěšně obhájena
Document licence
Standardní licenční smlouva - přístup k plnému textu bez omezení
DOI
Collections
Citace PRO