Implementace audio ekvalizéru v hradlovém poli FPGA

but.committeeprof. Ing. Ladislav Jurišica, Ph.D. (předseda) doc. Ing. Petr Blaha, Ph.D. (místopředseda) Ing. Stanislav Klusáček, Ph.D. (člen) Ing. Tomáš Macho, Ph.D. (člen) Ing. Jan Pásek, CSc. (člen) Ing. Soňa Šedivá, Ph.D. (člen)cs
but.defenceStudent obhájil bakalářskou práci s výhradami.cs
but.jazykčeština (Czech)
but.programElektrotechnika, elektronika, komunikační a řídicí technikacs
but.resultpráce byla úspěšně obhájenacs
dc.contributor.advisorKváš, Marekcs
dc.contributor.authorOtisk, Liborcs
dc.contributor.refereeValach, Soběslavcs
dc.date.accessioned2015-07-13T06:53:45Z
dc.date.available2015-07-13T06:53:45Z
dc.date.created2010cs
dc.description.abstractBakalářská práce seznamuje se základními typy audio ekvalizérů. Popisuje návrh číslicových filtrů pro grafický ekvalizér, správnou volbu struktury, rozložení a tvar číslicových filtrů. Také popisuje realizaci grafického ekvalizéru v aritmetice s pevnou řádovou čárkou. Dále je popsána implementace algoritmu grafického ekvalizéru na PC a implementace v hradlovém poli FPGA.cs
dc.description.abstractThe bachelor thesis introduces the basic types of audio equalizers. It describes the design of digital filters for graphic equalizer, the correct choice of structure, placement and shape of digital filters. It also describes the implementation of graphic equalizer in the fixed-point arithmetic. It further describes an implementation of the algorithm graphic equalizer on PC and the implementation in gate array of FPGA.en
dc.description.markCcs
dc.identifier.citationOTISK, L. Implementace audio ekvalizéru v hradlovém poli FPGA [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2010.cs
dc.identifier.other30907cs
dc.identifier.urihttp://hdl.handle.net/11012/16416
dc.language.isocscs
dc.publisherVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologiícs
dc.rightsStandardní licenční smlouva - přístup k plnému textu bez omezenícs
dc.subjectFPGAcs
dc.subjectekvalizércs
dc.subjectfiltrcs
dc.subjectFIRcs
dc.subjectIIRcs
dc.subjectplovoucí řádová čárkacs
dc.subjectpevná řádová čárkacs
dc.subjectI2Ccs
dc.subjectFPGAen
dc.subjectequalizeren
dc.subjectfilteren
dc.subjectFIRen
dc.subjectIIRen
dc.subjectfloating pointen
dc.subjectfixed pointen
dc.subjectI2Cen
dc.titleImplementace audio ekvalizéru v hradlovém poli FPGAcs
dc.title.alternativeAudio equalizer implementation based on FPGA structureen
dc.typeTextcs
dc.type.driverbachelorThesisen
dc.type.evskpbakalářská prácecs
dcterms.dateAccepted2010-06-15cs
dcterms.extent1.09 MBcs
dcterms.mediumapplication/pdfen
dcterms.modified2010-07-13-11:45:09cs
eprints.affiliatedInstitution.facultyFakulta elektrotechniky a komunikačních technologiícs
sync.item.dbid30907en
sync.item.dbtypeZPen
sync.item.insts2021.11.08 12:58:27en
sync.item.modts2021.11.08 12:15:46en
thesis.disciplineAutomatizační a měřicí technikacs
thesis.grantorVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. Ústav automatizace a měřicí technikycs
thesis.levelBakalářskýcs
thesis.nameBc.cs
Files
Original bundle
Now showing 1 - 3 of 3
Loading...
Thumbnail Image
Name:
final-thesis.pdf
Size:
1.09 MB
Format:
Adobe Portable Document Format
Description:
final-thesis.pdf
Loading...
Thumbnail Image
Name:
appendix-1.rar
Size:
146.76 KB
Format:
Unknown data format
Description:
appendix-1.rar
Loading...
Thumbnail Image
Name:
review_30907.html
Size:
7.64 KB
Format:
Hypertext Markup Language
Description:
review_30907.html
License bundle
Now showing 1 - 1 of 1
Loading...
Thumbnail Image
Name:
license.txt
Size:
1.71 KB
Format:
Item-specific license agreed upon to submission
Description:
Collections