Návrh embedded systému

but.committeeprof. Ing. Lubomír Brančík, CSc. (předseda) doc. Ing. Tomáš Frýza, Ph.D. (místopředseda) doc. Ing. Lucie Hudcová, Ph.D. (člen) doc. Ing. Tomáš Götthans, Ph.D. (člen) prof. Ing. Václav Říčný, CSc. (člen) prof. Ing. Miloš Mazánek, CSc. (člen) Ing. Michal Pokorný, Ph.D. (člen)cs
but.defenceStudent uvádí obsah prezentace. Uvádí cíle práce. Zobracuje použitou vývojovou platformu. Ukazuje vytvořenou periferii a blokové schéma. Představuje použitý software. Zobrazuje blokové schéma navrhovaného zařízení a postup při návrhu DPS. Zobrazuje detail finálního DPS. Uvádí postup přípravy systému. Zobrazuje přehled periferií vyvedených na konektory. Navrhuje změny pro lepší realizaci a osazení. Shrnuje práci, kde byl oživený jen zdroj. Otázka od oponenta 1: Vývojovou desku použil z hlediska dostupnosti. Otázka od oponenta 2: Desku se nepodařilo oživit celou. Brančík: Jaký je finální účel? Student uvádí možné použití desky. Brančík: V čem byl problém při výrobě desky? Student uvádí chyby v návrhu.cs
but.jazykčeština (Czech)
but.programElektrotechnika, elektronika, komunikační a řídicí technikacs
but.resultpráce byla úspěšně obhájenacs
dc.contributor.advisorGötthans, Tomášcs
dc.contributor.authorGábor, Tomášcs
dc.contributor.refereeGaletka, Josefcs
dc.date.accessioned2019-04-03T22:11:29Z
dc.date.available2019-04-03T22:11:29Z
dc.date.created2015cs
dc.description.abstractTato práce se zabývá použitím vývojové desky s procesorem s architekturou ARM jako platformou pro vzdálenou interakci s připojenou periferií. Popisuje praktické zkušenosti s vývojovou deskou A20-OLinuXino-Micro-4GB a její vlastnosti. Dále rozebírá použitý hardware a vyvinutou testovací periferii. Následující část je věnována programování softwaru použitém při komunikaci mezi vývojovou deskou a periférií. Práce pokračuje částí zabývající se návrhem vlastního embedded systému od blokového schématu přes výběr komponent a návrh zapojení až k návrhu DPS. V textu jsou popsány praktické kroky návrhu DPS a shrnutí návrhu propojení procesoru a operačních pamětí. Závěr práce je věnován popisu nastavení a kalibrace operační paměti a návrhu rozšiřujících modulů.cs
dc.description.abstractThis work deals with application of ARM based development board as platform for remote controlling of attached peripherals. It describes practical experiences with A20- OLinuXino-Micro-4GB development board and it’s available options. Used hardware and testing peripherals are described in the next part along with programming of the software for web interface and for communication in between development board and peripherals. The second half of this document describes design process of own embedded system beginning with schematic, continuing with PCB wiring. Each step of PCB wiring process is described with required details in text, including crucial connections between processor and memory chips. The last part contains details about setting a calibration of memory chips and designing optional peripheral modules.en
dc.description.markAcs
dc.identifier.citationGÁBOR, T. Návrh embedded systému [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2015.cs
dc.identifier.other84651cs
dc.identifier.urihttp://hdl.handle.net/11012/38818
dc.language.isocscs
dc.publisherVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologiícs
dc.rightsStandardní licenční smlouva - přístup k plnému textu bez omezenícs
dc.subjectAllwinner A20cs
dc.subjectARMcs
dc.subjectembeddedcs
dc.subjectLinuxcs
dc.subjectOLinuXinocs
dc.subjectAllwinner A20en
dc.subjectARMen
dc.subjectembeddeden
dc.subjectLinuxen
dc.subjectOLinuXinoen
dc.titleNávrh embedded systémucs
dc.title.alternativeEmbedded system designen
dc.typeTextcs
dc.type.drivermasterThesisen
dc.type.evskpdiplomová prácecs
dcterms.dateAccepted2015-06-09cs
dcterms.modified2015-06-15-07:23:00cs
eprints.affiliatedInstitution.facultyFakulta elektrotechniky a komunikačních technologiícs
sync.item.dbid84651en
sync.item.dbtypeZPen
sync.item.insts2021.11.12 09:06:29en
sync.item.modts2021.11.12 08:32:41en
thesis.disciplineElektronika a sdělovací technikacs
thesis.grantorVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. Ústav radioelektronikycs
thesis.levelInženýrskýcs
thesis.nameIng.cs
Files
Original bundle
Now showing 1 - 3 of 3
Loading...
Thumbnail Image
Name:
final-thesis.pdf
Size:
4.99 MB
Format:
Adobe Portable Document Format
Description:
final-thesis.pdf
Loading...
Thumbnail Image
Name:
appendix-1.zip
Size:
1.44 MB
Format:
zip
Description:
appendix-1.zip
Loading...
Thumbnail Image
Name:
review_84651.html
Size:
4.53 KB
Format:
Hypertext Markup Language
Description:
review_84651.html
Collections