Demonstrace využití platformy System on Chip Pynq Z2

but.committeedoc. Ing. Jan Kořenek, Ph.D. (předseda) doc. Ing. Vladimír Drábek, CSc. (místopředseda) doc. Ing. Jiří Jaroš, Ph.D. (člen) Ing. Ondřej Lengál, Ph.D. (člen) Ing. Tomáš Martínek, Ph.D. (člen) Ing. Josef Strnadel, Ph.D. (člen)cs
but.defenceStudent nejprve prezentoval výsledky, kterých dosáhl v rámci své práce. Komise se poté seznámila s hodnocením vedoucího a posudkem oponenta práce. Student následně odpověděl na otázky oponenta a na další otázky přítomných. Komise se na základě posudku oponenta, hodnocení vedoucího, přednesené prezentace a odpovědí studenta na položené otázky rozhodla práci hodnotit stupněm B. Otázky u obhajoby: V čem je hlavní rozdíl vašich ukázkových příkladů oproti výukovým materiálům výrobce čipu Zynq či projektu Pynq? Proč nebyla implementována aplikace klasifikace síťových paketů? Obsahují vaše ukázkové příklady i doprovodný text s vysvětlením? Jak jste implementoval zvukový filtr? Obsahuje práce i ukázkové příklady pro použití přerušovacího podsystému?cs
but.jazykčeština (Czech)
but.programInformační technologie a umělá inteligencecs
but.resultpráce byla úspěšně obhájenacs
dc.contributor.advisorKekely, Lukášcs
dc.contributor.authorPolášek, Patrikcs
dc.contributor.refereeMrázek, Vojtěchcs
dc.date.accessioned2022-06-21T07:58:11Z
dc.date.available2022-06-21T07:58:11Z
dc.date.created2022cs
dc.description.abstractPráce se zabývá vývojovou platformou Pynq Z2 s SoC obsahujicim programovatelnou logiku FPGA propojenou s procesorem ARM. Hlavním cílem je vytvoření skupiny vzorových aplikací, které využívají periferie dostupné na vývojové desce a realizují kritické výpočty na FPGA. Tyto aplikace mají podobu šablony dělící funkcionalitu na část komunikující s periferií a druhou část implementující samotný algoritmus výpočtu. Zvoleny byly konkretní algoritmy z oblasti vyhledávání v textu (Knuth-Morris-Pratt algoritmus), filtrace obrazu (změna barev obrazu a vyhlazovací konvoluční maska), filtrace zvukového signálu (dolní propust) a klasifikace internetových paketů (rozhodovací strom). Algoritmy je možné nahradit za vlastní, přičemž okolní rozhraní pro komunikaci s periferií zůstane zachováno. Kromě samotné implementace je ke každé aplikaci poskytnut interaktivní Jupyter Notebook dokument s doprovodným materiálem, který má za cíl usnadnit pochopení dané problematiky.cs
dc.description.abstractThe thesis deals with the Pynq Z2 with SoC containing FPGA programmable logic connected to ARM processor. The main goal is to create a set of sample applications that use the peripherals available on the development board and perform critical computations on the FPGA. These applications take the form of a template dividing the functionality into a part communicating with the peripherals and another part implementing the actual computation algorithm. Specific algorithms were chosen from the areas of text search (Knuth-Morris-Pratt algorithm), image filtering (image color change and smoothing convolution mask), audio signal filtering (low pass), and internet packet classification (decision tree). The algorithms can be replaced with custom ones, while the surrounding interface for communication with the periphery is preserved. In addition to the implementation itself, an interactive Jupyter Notebook document is provided for each application with accompanying material to facilitate understanding of the subject matter.en
dc.description.markBcs
dc.identifier.citationPOLÁŠEK, P. Demonstrace využití platformy System on Chip Pynq Z2 [online]. Brno: Vysoké učení technické v Brně. Fakulta informačních technologií. 2022.cs
dc.identifier.other145319cs
dc.identifier.urihttp://hdl.handle.net/11012/207470
dc.language.isocscs
dc.publisherVysoké učení technické v Brně. Fakulta informačních technologiícs
dc.rightsStandardní licenční smlouva - přístup k plnému textu bez omezenícs
dc.subjectPynq Z2cs
dc.subjectFPGAcs
dc.subjectvyhledávání v textucs
dc.subjectobrazový filtrcs
dc.subjectzvukový filtrcs
dc.subjectklasifikace internetových paketůcs
dc.subjectSoCcs
dc.subjectZynqcs
dc.subjectPynq Z2en
dc.subjectFPGAen
dc.subjecttext searchen
dc.subjectimage filteren
dc.subjectsound filteren
dc.subjectinternet packet classificationen
dc.subjectSoCen
dc.subjectZynqen
dc.titleDemonstrace využití platformy System on Chip Pynq Z2cs
dc.title.alternativeDemonstration Examples for Pynq Z2 System on Chip Platfromen
dc.typeTextcs
dc.type.drivermasterThesisen
dc.type.evskpdiplomová prácecs
dcterms.dateAccepted2022-06-17cs
dcterms.modified2022-06-20-08:23:45cs
eprints.affiliatedInstitution.facultyFakulta informačních technologiícs
sync.item.dbid145319en
sync.item.dbtypeZPen
sync.item.insts2022.06.21 09:58:11en
sync.item.modts2022.06.21 08:21:29en
thesis.disciplineVestavěné systémycs
thesis.grantorVysoké učení technické v Brně. Fakulta informačních technologií. Ústav počítačových systémůcs
thesis.levelInženýrskýcs
thesis.nameIng.cs
Files
Original bundle
Now showing 1 - 4 of 4
Loading...
Thumbnail Image
Name:
final-thesis.pdf
Size:
5.14 MB
Format:
Adobe Portable Document Format
Description:
final-thesis.pdf
Loading...
Thumbnail Image
Name:
Posudek-Vedouci prace-25166_v.pdf
Size:
86.91 KB
Format:
Adobe Portable Document Format
Description:
Posudek-Vedouci prace-25166_v.pdf
Loading...
Thumbnail Image
Name:
Posudek-Oponent prace-25166_o.pdf
Size:
88.78 KB
Format:
Adobe Portable Document Format
Description:
Posudek-Oponent prace-25166_o.pdf
Loading...
Thumbnail Image
Name:
review_145319.html
Size:
1.45 KB
Format:
Hypertext Markup Language
Description:
review_145319.html
Collections