Demonstrace využití platformy System on Chip Pynq Z2
but.committee | doc. Ing. Jan Kořenek, Ph.D. (předseda) doc. Ing. Vladimír Drábek, CSc. (místopředseda) doc. Ing. Jiří Jaroš, Ph.D. (člen) Ing. Ondřej Lengál, Ph.D. (člen) Ing. Tomáš Martínek, Ph.D. (člen) Ing. Josef Strnadel, Ph.D. (člen) | cs |
but.defence | Student nejprve prezentoval výsledky, kterých dosáhl v rámci své práce. Komise se poté seznámila s hodnocením vedoucího a posudkem oponenta práce. Student následně odpověděl na otázky oponenta a na další otázky přítomných. Komise se na základě posudku oponenta, hodnocení vedoucího, přednesené prezentace a odpovědí studenta na položené otázky rozhodla práci hodnotit stupněm B. Otázky u obhajoby: V čem je hlavní rozdíl vašich ukázkových příkladů oproti výukovým materiálům výrobce čipu Zynq či projektu Pynq? Proč nebyla implementována aplikace klasifikace síťových paketů? Obsahují vaše ukázkové příklady i doprovodný text s vysvětlením? Jak jste implementoval zvukový filtr? Obsahuje práce i ukázkové příklady pro použití přerušovacího podsystému? | cs |
but.jazyk | čeština (Czech) | |
but.program | Informační technologie a umělá inteligence | cs |
but.result | práce byla úspěšně obhájena | cs |
dc.contributor.advisor | Kekely, Lukáš | cs |
dc.contributor.author | Polášek, Patrik | cs |
dc.contributor.referee | Mrázek, Vojtěch | cs |
dc.date.accessioned | 2022-06-21T07:58:11Z | |
dc.date.available | 2022-06-21T07:58:11Z | |
dc.date.created | 2022 | cs |
dc.description.abstract | Práce se zabývá vývojovou platformou Pynq Z2 s SoC obsahujicim programovatelnou logiku FPGA propojenou s procesorem ARM. Hlavním cílem je vytvoření skupiny vzorových aplikací, které využívají periferie dostupné na vývojové desce a realizují kritické výpočty na FPGA. Tyto aplikace mají podobu šablony dělící funkcionalitu na část komunikující s periferií a druhou část implementující samotný algoritmus výpočtu. Zvoleny byly konkretní algoritmy z oblasti vyhledávání v textu (Knuth-Morris-Pratt algoritmus), filtrace obrazu (změna barev obrazu a vyhlazovací konvoluční maska), filtrace zvukového signálu (dolní propust) a klasifikace internetových paketů (rozhodovací strom). Algoritmy je možné nahradit za vlastní, přičemž okolní rozhraní pro komunikaci s periferií zůstane zachováno. Kromě samotné implementace je ke každé aplikaci poskytnut interaktivní Jupyter Notebook dokument s doprovodným materiálem, který má za cíl usnadnit pochopení dané problematiky. | cs |
dc.description.abstract | The thesis deals with the Pynq Z2 with SoC containing FPGA programmable logic connected to ARM processor. The main goal is to create a set of sample applications that use the peripherals available on the development board and perform critical computations on the FPGA. These applications take the form of a template dividing the functionality into a part communicating with the peripherals and another part implementing the actual computation algorithm. Specific algorithms were chosen from the areas of text search (Knuth-Morris-Pratt algorithm), image filtering (image color change and smoothing convolution mask), audio signal filtering (low pass), and internet packet classification (decision tree). The algorithms can be replaced with custom ones, while the surrounding interface for communication with the periphery is preserved. In addition to the implementation itself, an interactive Jupyter Notebook document is provided for each application with accompanying material to facilitate understanding of the subject matter. | en |
dc.description.mark | B | cs |
dc.identifier.citation | POLÁŠEK, P. Demonstrace využití platformy System on Chip Pynq Z2 [online]. Brno: Vysoké učení technické v Brně. Fakulta informačních technologií. 2022. | cs |
dc.identifier.other | 145319 | cs |
dc.identifier.uri | http://hdl.handle.net/11012/207470 | |
dc.language.iso | cs | cs |
dc.publisher | Vysoké učení technické v Brně. Fakulta informačních technologií | cs |
dc.rights | Standardní licenční smlouva - přístup k plnému textu bez omezení | cs |
dc.subject | Pynq Z2 | cs |
dc.subject | FPGA | cs |
dc.subject | vyhledávání v textu | cs |
dc.subject | obrazový filtr | cs |
dc.subject | zvukový filtr | cs |
dc.subject | klasifikace internetových paketů | cs |
dc.subject | SoC | cs |
dc.subject | Zynq | cs |
dc.subject | Pynq Z2 | en |
dc.subject | FPGA | en |
dc.subject | text search | en |
dc.subject | image filter | en |
dc.subject | sound filter | en |
dc.subject | internet packet classification | en |
dc.subject | SoC | en |
dc.subject | Zynq | en |
dc.title | Demonstrace využití platformy System on Chip Pynq Z2 | cs |
dc.title.alternative | Demonstration Examples for Pynq Z2 System on Chip Platfrom | en |
dc.type | Text | cs |
dc.type.driver | masterThesis | en |
dc.type.evskp | diplomová práce | cs |
dcterms.dateAccepted | 2022-06-17 | cs |
dcterms.modified | 2022-06-20-08:23:45 | cs |
eprints.affiliatedInstitution.faculty | Fakulta informačních technologií | cs |
sync.item.dbid | 145319 | en |
sync.item.dbtype | ZP | en |
sync.item.insts | 2022.06.21 09:58:11 | en |
sync.item.modts | 2022.06.21 08:21:29 | en |
thesis.discipline | Vestavěné systémy | cs |
thesis.grantor | Vysoké učení technické v Brně. Fakulta informačních technologií. Ústav počítačových systémů | cs |
thesis.level | Inženýrský | cs |
thesis.name | Ing. | cs |
Files
Original bundle
1 - 4 of 4
Loading...
- Name:
- final-thesis.pdf
- Size:
- 5.14 MB
- Format:
- Adobe Portable Document Format
- Description:
- final-thesis.pdf
Loading...
- Name:
- Posudek-Vedouci prace-25166_v.pdf
- Size:
- 86.91 KB
- Format:
- Adobe Portable Document Format
- Description:
- Posudek-Vedouci prace-25166_v.pdf
Loading...
- Name:
- Posudek-Oponent prace-25166_o.pdf
- Size:
- 88.78 KB
- Format:
- Adobe Portable Document Format
- Description:
- Posudek-Oponent prace-25166_o.pdf
Loading...
- Name:
- review_145319.html
- Size:
- 1.45 KB
- Format:
- Hypertext Markup Language
- Description:
- review_145319.html