Komunikace obvodu FPGA s počítačem - USB High Speed

but.committeeprof. Ing. Miroslav Kasal, CSc. (předseda) prof. Ing. Roman Maršálek, Ph.D. (místopředseda) doc. Ing. Jaromír Kolouch, CSc. (člen) doc. Ing. Zdeněk Nováček, CSc. (člen) Ing. Radovan Jiřík, Ph.D. (člen) doc. Dr. Ing. Pavel Horský (člen)cs
but.defenceStudent prezentuje výsledky a postupy řešení své bakalářské práce. Následně odpovídá na dotazy vedoucího a oponenta práce a na dotazy členů zkušební komise.cs
but.jazykčeština (Czech)
but.programElektrotechnika, elektronika, komunikační a řídicí technikacs
but.resultpráce byla úspěšně obhájenacs
dc.contributor.advisorKolouch, Jaromírcs
dc.contributor.authorKollár, Tomášcs
dc.contributor.refereeKubíček, Michalcs
dc.date.accessioned2019-04-03T22:52:31Z
dc.date.available2019-04-03T22:52:31Z
dc.date.created2008cs
dc.description.abstractBakalařská práce se zaměřuje na možnost propojení čipů FPGA s PC pomocí sběrnice USB 2.0 v režimu high-speed. Tyto programovatelné obvody jsou velice důležité v dnešní době, hlavně kvůli jejich rychlosti a flexibilitě. Jejich vlastnosti se dají využít pro různá aplikace, která využívají malé datové toky, nebo i dosti veliké, které mohou využít celý přenosový potenciál USB 2.0 zběrnice. Práce se zaobírá s možnosti a stručným náčrtem využití takového přenosu a následně návrhem desky plošného spoje, umožňující využít těchto vysokých přenosových rychlostí. Pro komunikaci FPGA s počítačem se používá mikrokontrolér, který má vhodné vybavení pro tuto činnost a v důsledku toho se v této práci podrobněji opíšou její bloky a funkce. Na konci práce je rozebrána komunikace přes rozhraní GPIF, která odpovídá svou rychlostí požadavkům režimu high-speed.cs
dc.description.abstractThis bachelors thesis is about a possible interconnection method of FPGA (Field-Programmable Gate Array) chips with the PC through the USB 2.0 bus. These programmable arrays are very important nowadays mainly because of their high speed and high flexibility. Such properties make possible to use FPGAs in applications that require small data bandwidth and also which can utilize the whole bandwidth offered by the USB 2.0 bus. This thesis deals with possibility to use such transfer rate and its short description followed by the design of PCB layout. As the communication between the FPGA and the PC is made possible with the help of a microcontroller capable of handling such requests, I decided to include a short description of its functionality and working principle description in the thesis. The last part describes the communication through the GPIF interface for high-speed transfers.en
dc.description.markDcs
dc.identifier.citationKOLLÁR, T. Komunikace obvodu FPGA s počítačem - USB High Speed [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2008.cs
dc.identifier.other15542cs
dc.identifier.urihttp://hdl.handle.net/11012/15519
dc.language.isocscs
dc.publisherVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologiícs
dc.rightsStandardní licenční smlouva - přístup k plnému textu bez omezenícs
dc.subjectFPGAcs
dc.subjectUSB 2.0cs
dc.subjectpopis CY7C68013A/CY7C68014A a CY7C68015A/CY7C68016Acs
dc.subjectmikroprocesor 8051cs
dc.subjectendpoint RAMcs
dc.subjectJTAGcs
dc.subjectGPIF rozhraní.cs
dc.subjectFPGAen
dc.subjectUSB 2.0en
dc.subjectcharacterization of CY7C68013A/CY7C68014A and CY7C68015A/CY7C68016Aen
dc.subject8051 microprocessoren
dc.subjectendpoint RAMen
dc.subjectJTAGen
dc.subjectGPIF interface.en
dc.titleKomunikace obvodu FPGA s počítačem - USB High Speedcs
dc.title.alternativeCommunication between FPGA and computer - USB high speeden
dc.typeTextcs
dc.type.driverbachelorThesisen
dc.type.evskpbakalářská prácecs
dcterms.dateAccepted2008-06-16cs
dcterms.modified2008-06-17-17:27:51cs
eprints.affiliatedInstitution.facultyFakulta elektrotechniky a komunikačních technologiícs
sync.item.dbid15542en
sync.item.dbtypeZPen
sync.item.insts2021.11.12 09:57:41en
sync.item.modts2021.11.12 09:20:26en
thesis.disciplineElektronika a sdělovací technikacs
thesis.grantorVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. Ústav radioelektronikycs
thesis.levelBakalářskýcs
thesis.nameBc.cs
Files
Original bundle
Now showing 1 - 2 of 2
Loading...
Thumbnail Image
Name:
final-thesis.pdf
Size:
2.47 MB
Format:
Adobe Portable Document Format
Description:
final-thesis.pdf
Loading...
Thumbnail Image
Name:
review_15542.html
Size:
6.45 KB
Format:
Hypertext Markup Language
Description:
review_15542.html
Collections