• čeština
    • English
  • English 
    • čeština
    • English
  • Login
View Item 
  •   Repository Home
  • Závěrečné práce
  • bakalářské práce
  • Fakulta elektrotechniky a komunikačních technologií
  • 2011
  • View Item
  •   Repository Home
  • Závěrečné práce
  • bakalářské práce
  • Fakulta elektrotechniky a komunikačních technologií
  • 2011
  • View Item
JavaScript is disabled for your browser. Some features of this site may not work without it.

Aplikace zpracování digitálních signálů využívající systém zbytkových tříd

Digital signal processing application based on residue number system

Thumbnail
View/Open
appendix-1.zip (179.9Kb)
final-thesis.pdf (2.061Mb)
review_40909.html (7.062Kb)
Author
Rolko, Maroš
Advisor
Younes, Dina
Referee
Bohrn, Marek
Grade
A
Altmetrics
Metadata
Show full item record
Abstract
Tato práce se zabývá systémem zbytkových tříd a jeho aplikacemi v digitálních obvodech. První část se zabývá VHDL návrhem různých typů sčítaček v systému zbytkových tříd a jejich porovnání se standartními sčítačkami. V druhé části je implementován obrázkový processor který pracuje v systému zbytkových tříd a jeho výkonostní analýza. V textu je popsán postup návrhu a jsou prezentovány výsledky analýz.
 
This work deals with residue number system and its applications in digital circuits. The first part is VHDL design of different adder types in residue number system and their comparison with regular adders. The second part is VHDL implementation of image processor that computes in residue number system and its performance analysis. Presented text contains description of design procedures and presentation of analysis results.
 
Keywords
systém zbytkových tříd, sčítačka, modulus, příznak přenosu, konverze, digitální obvody, VHDL, spracování obrázků, obrázkové filtry, residue number system, adder, modulus, carry out, conversion, digital circuits, VHDL, image processing, image filters
Language
angličtina (English)
Study brunch
Mikroelektronika a technologie
Composition of Committee
prof. Ing. Vladislav Musil, CSc. (předseda) doc. Ing. František Urban, CSc. (místopředseda) doc. Ing. Jaroslav Kadlec, Ph.D. (člen) Ing. Zdenka Rozsívalová (člen) Ing. Roman Prokop, Ph.D. (člen)
Date of defence
2011-06-13
Process of defence
Student seznámil komisi s obsahem své bakalářské práce, postupně pojednal o jednotlivých blocích včetně schémat sčítaček a mikroprocesoru. Otázky oponenta: 1. Ve kterých dalších aplikacích kromě filtrování obrazu je vhodné použít ovbody pracující v systému zbytkových tříd? Proč tento systém není při zpracování signálů a informací rozšířen? 2. Bylo by možné pro zefektivnění obvodu využít vestavěné FPGA bloky pro zpracování signálů, například násobičku 18x18 v FPGA Spartan-3 nebo blok XtremeDSP v FPGA obvodech řady Virtex? Student na otázky reagoval připraveně a odpověďi byly pro komisi dostatečné. Z komise se objevila připomínka k citacím a použitému jazyku. Jazyk práce je zdůvodněn jazykovými možnostmi vedoucí práce. Doplňující otázky byly vzneseny na použitý algoritmus ve spojení s použitým obrázkem.
Result of the defence
práce byla úspěšně obhájena
Persistent identifier
http://hdl.handle.net/11012/1216
Source
ROLKO, M. Aplikace zpracování digitálních signálů využívající systém zbytkových tříd [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2011.
Collections
  • 2011 [521]
Citace PRO

Portal of libraries | Central library on Facebook
DSpace software copyright © 2002-2015  DuraSpace
Contact Us | Send Feedback | Theme by @mire NV
 

 

Browse

All of repositoryCommunities & CollectionsBy Issue DateAuthorsTitlesSubjectsThis CollectionBy Issue DateAuthorsTitlesSubjects

My Account

LoginRegister

Statistics

View Usage Statistics

Portal of libraries | Central library on Facebook
DSpace software copyright © 2002-2015  DuraSpace
Contact Us | Send Feedback | Theme by @mire NV