• čeština
    • English
    • русский
    • Deutsch
    • français
    • polski
    • українська
  • čeština 
    • čeština
    • English
    • русский
    • Deutsch
    • français
    • polski
    • українська
  • Přihlásit se
Zobrazit záznam 
  •   Domovská stránka repozitáře
  • Závěrečné práce
  • bakalářské práce
  • Fakulta elektrotechniky a komunikačních technologií
  • 2019
  • Zobrazit záznam
  •   Domovská stránka repozitáře
  • Závěrečné práce
  • bakalářské práce
  • Fakulta elektrotechniky a komunikačních technologií
  • 2019
  • Zobrazit záznam
JavaScript is disabled for your browser. Some features of this site may not work without it.

Analýza síťového provozu na síťové kartě FPGA

Network traffic analysis on FPGA network card

Thumbnail
Zobrazit/otevřít
appendix-1.zip (3.292Mb)
final-thesis.pdf (1.244Mb)
review_118040.html (4.615Kb)
Autor
Crháková, Marie
Vedoucí práce
Smékal, David
Oponent
Lieskovan, Tomáš
Klasifikace
E
Altmetrics
Metadata
Zobrazit celý záznam
Abstrakt
Práce pojednává o síťovém referenčním modelu, protokolové architektuře, následně se zaměřuje na hlavičky konkrétních protokolů IP, TCP a UDP. Dále je rozebráno programovatelné hradlové pole od firmy Xilinx se síťovou kartou od Netcope technologies a jeho funkce definované ve firemním dokumentu NDK. Nakonec byly nastudované informace použity pro vytvoření programu pro čítaní paketů, který byl odsimulován a syntetizován pro programovatelné hradlové pole v prostředí Vivado.
 
Bachelor thesis contains description of ISO/OSI and TCP/IP, then is focused on packet headers of the protocols IP, TCP and UDP. After that is analysed the FPGA from the company Xilinx with network interface card from Netcope Technologies and their functions defined by Firmware Developer´s Manual. Finally the studied informations was used for create the program for counting packets, that was simulated and synthesized for field programmable gate array through Vivado.
 
Klíčová slova
IP, NDK, paměti, programovatelné hradlové pole, TCP, UDP, VHDL, záhlaví protokolu, FPGA, IP, memory, TCP, packet header, UDP, VHDL, NDK
Jazyk
čeština (Czech)
Studijní obor
Teleinformatika
Složení komise
prof. Ing. Jiří Mišurec, CSc. (předseda) Ing. Miroslav Balík, Ph.D. (místopředseda) Ing. Vlastimil Člupek, Ph.D. (člen) Ing. Pavel Šilhavý, Ph.D. (člen) Ing. Jiří Pokorný (člen)
Termín obhajoby
2019-06-12
Průběh obhajoby
Studentka obhájila bakalářskou práci s výhradami a odpověděla na otázky členů komise a oponenta. Otázky oponenta: V práci zmiňujete realizaci čítače paketů. Jaké další parametry by bylo možné analyzovat? Otázky komise: Jak jste plánovala otestování 100 Gigabit Ethernetu? Jak se připojuje vaše FPGA karta?
Výsledek obhajoby
práce byla úspěšně obhájena
Trvalý odkaz
http://hdl.handle.net/11012/173533
Zdrojový dokument
CRHÁKOVÁ, M. Analýza síťového provozu na síťové kartě FPGA [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2019.
Kolekce
  • 2019 [371]
Citace PRO

Portál knihoven VUT | Ústřední knihovna na Facebooku
DSpace software copyright © 2002-2015  DuraSpace
Kontaktujte nás | Vyjádření názoru | Theme by @mire NV
 

 

Procházet

Vše v repozitářiKomunity a kolekceDle data publikováníAutořiNázvyKlíčová slovaTato kolekceDle data publikováníAutořiNázvyKlíčová slova

Můj účet

Přihlásit seZaregistrovat se

Statistiky

Zobrazit statistiky využívání

Portál knihoven VUT | Ústřední knihovna na Facebooku
DSpace software copyright © 2002-2015  DuraSpace
Kontaktujte nás | Vyjádření názoru | Theme by @mire NV