Show simple item record

High level synthesis in network applications described using P4 language

dc.contributor.advisorFujcik, Lukášcs
dc.contributor.authorPanák, Petrcs
dc.date.accessioned2020-06-25T06:56:42Z
dc.date.available2020-06-25T06:56:42Z
dc.date.created2020cs
dc.identifier.citationPANÁK, P. Vysokoúrovňová syntéza číslicových obvodů v oblasti síťových aplikací popsaných v jazyce P4 [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2020.cs
dc.identifier.other126985cs
dc.identifier.urihttp://hdl.handle.net/11012/190506
dc.description.abstractVysokoúrovňová syntéza se stala přívětivou metodou pro návrh digitálních obvodů. Její výhodou, oproti návrhu na behaviorální úrovni, je vyšší míra abstrakce a rychlejší verifikace. To zaručuje rychlejší návrh, jenž snižuje náklady na vývoj. Tato bakalářská práce se zabývá návrhem akcí, externích bloků a přístupu rozhraní MI32. Jednotlivé komponenty návrhu jsou popsány pomocí programovacího jazyka C/C++ a syntetizován kompilátorem Intel HLS.cs
dc.description.abstractHigh-level synthesis is a compelling method of designing a digital circuit. High abstraction and faster verification are advantages which aren't pressent in Register Transfer Level designing. That guarantees faster designing with lower development costs. This bachelor thesis deals with a digital design of actions, extern blocks and MI32 interface access. Each component design is described using C/C++ programming language and synthesised with Intel HLS compiler.en
dc.language.isocscs
dc.publisherVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologiícs
dc.rightsStandardní licenční smlouva - přístup k plnému textu bez omezenícs
dc.subjectVysokoúrovňová syntézacs
dc.subjectFPGAcs
dc.subjectP4cs
dc.subjectAkcecs
dc.subjectExterní blokycs
dc.subjectMI32cs
dc.subjectIntel HLScs
dc.subjectHigh-level Synthesisen
dc.subjectFPGAen
dc.subjectP4en
dc.subjectActionsen
dc.subjectExtern blocksen
dc.subjectMI32en
dc.subjectIntel HLSen
dc.titleVysokoúrovňová syntéza číslicových obvodů v oblasti síťových aplikací popsaných v jazyce P4cs
dc.title.alternativeHigh level synthesis in network applications described using P4 languageen
dc.typeTextcs
dcterms.dateAccepted2020-06-24cs
dcterms.modified2020-06-25-13:55:21cs
thesis.disciplinebez specializacecs
thesis.grantorVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. Ústav mikroelektronikycs
thesis.levelBakalářskýcs
thesis.nameBc.cs
sync.item.dbid126985en
sync.item.dbtypeZPen
sync.item.insts2021.11.22 22:58:41en
sync.item.modts2021.11.22 21:52:51en
eprints.affiliatedInstitution.facultyFakulta elektrotechniky a komunikačních technologiícs
dc.contributor.refereeŠťáva, Martincs
dc.description.markAcs
dc.type.driverbachelorThesisen
dc.type.evskpbakalářská prácecs
but.committeedoc. Ing. Lukáš Fujcik, Ph.D. (předseda) Ing. Michal Pavlík, Ph.D. (místopředseda) prof. Ing. et Ing. Fabian Khateb, Ph.D. et Ph.D. (člen) Ing. Marián Pristach, Ph.D. (člen) Ing. Radim Hrdý, Ph.D. (člen) doc. Ing. Vítězslav Novák, Ph.D. (člen)cs
but.defenceStudent seznámil státní zkušební komisi s řešením své bakalářské práce a zodpověděl otázky a připomínky oponenta. Dále odpověděl na otázky komise: V práci uvádíte, že výsledný pracovní kmitočet má být 400 MHz, avšak v testování je nastaveno 100 MHz (10 ns). K jakému účelu je možné využít Váš návrh? Použil jste C++ nebo system C? Víte jaký je mezi nimi rozdíl?cs
but.resultpráce byla úspěšně obhájenacs
but.programMikroelektronika a technologiecs
but.jazykčeština (Czech)


Files in this item

Thumbnail
Thumbnail
Thumbnail
Thumbnail

This item appears in the following Collection(s)

Show simple item record