• čeština
    • English
    • русский
    • Deutsch
    • français
    • polski
    • українська
  • čeština 
    • čeština
    • English
    • русский
    • Deutsch
    • français
    • polski
    • українська
  • Přihlásit se
Zobrazit záznam 
  •   Domovská stránka repozitáře
  • Závěrečné práce
  • bakalářské práce
  • Fakulta elektrotechniky a komunikačních technologií
  • 2022
  • Zobrazit záznam
  •   Domovská stránka repozitáře
  • Závěrečné práce
  • bakalářské práce
  • Fakulta elektrotechniky a komunikačních technologií
  • 2022
  • Zobrazit záznam
JavaScript is disabled for your browser. Some features of this site may not work without it.

Návrh aritmetické jednotky v pevné řádové čárce pro obvody FPGA

Implementation of fixed-point arithmetic unit in FPGA

Thumbnail
Zobrazit/otevřít
review_142779.html (6.335Kb)
final-thesis.pdf (3.313Mb)
Autor
Kalocsányi, Vít
Vedoucí práce
Dvořák, Vojtěch
Oponent
Fujcik, Lukáš
Klasifikace
A
Altmetrics
Metadata
Zobrazit celý záznam
Abstrakt
Tato práce se zabývá návrhem aritmetické jednotky pro práci s čísly v pevné řádové čárce pro obvody FPGA a jejím modelem v Matlabu. V práci je představena reprezentace čísel v digitálních obvodech a základní i vybrané doplňující aritmetické operace s čísly v pevné řádové čárce. Dále je navrhnut model aritmetické jednotky v Matlabu, je popsána realizace této jednotky v jazyce VHDL a provedena její implementace do obvodu FPGA. Na závěr je ukázán konkrétní příklad využití navrhnutého modelu aritmetické jednotky pro simulaci složitých systémů v prostředí Simulink.
 
This thesis deals with a design of fixed-point arithmetic unit for FPGA circuits and its model in Matlab. The thesis explains a number representation in digital circuits and both basic and selected additional arithmetic operations with fixed-point numbers. The arithmetic unit’s model is designed in Matlab, the realization of the unit in VHDL is described and its implementation into FPGA is carried out. A specific example of use of designed arithmetic unit’s model for simulation of complex systems in Simulink environment is shown at the end of the thesis.
 
Klíčová slova
Aritmetická jednotka, pevná řádová čárka, Matlab, VHDL, FPGA, Arithmetic unit, fixed point, Matlab, VHDL, FPGA
Jazyk
čeština (Czech)
Studijní obor
bez specializace
Složení komise
prof. Ing. Jaromír Hubálek, Ph.D. (předseda) doc. Ing. Vilém Kledrowetz, Ph.D. (místopředseda) Ing. Břetislav Mikel, Ph.D. (člen) Ing. Josef Máca, Ph.D. (člen) Ing. Marián Pristach, Ph.D. (člen)
Termín obhajoby
2022-06-14
Průběh obhajoby
Student seznámil komisi se svou bakalářskou prací. Vyzdvihl zejména dosažené výsledky a ukázal reálné výsledky dosaženého řešení. Po prezentaci zodpověděl všechny otázky oponenta i členů komise. Na otázky odpovídal bez obtíží.
Výsledek obhajoby
práce byla úspěšně obhájena
Trvalý odkaz
http://hdl.handle.net/11012/205679
Zdrojový dokument
KALOCSÁNYI, V. Návrh aritmetické jednotky v pevné řádové čárce pro obvody FPGA [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2022.
Kolekce
  • 2022 [397]
Citace PRO

Portál knihoven VUT | Ústřední knihovna na Facebooku
DSpace software copyright © 2002-2015  DuraSpace
Kontaktujte nás | Vyjádření názoru | Theme by @mire NV
 

 

Procházet

Vše v repozitářiKomunity a kolekceDle data publikováníAutořiNázvyKlíčová slovaTato kolekceDle data publikováníAutořiNázvyKlíčová slova

Můj účet

Přihlásit seZaregistrovat se

Statistiky

Zobrazit statistiky využívání

Portál knihoven VUT | Ústřední knihovna na Facebooku
DSpace software copyright © 2002-2015  DuraSpace
Kontaktujte nás | Vyjádření názoru | Theme by @mire NV