• čeština
    • English
    • русский
    • Deutsch
    • français
    • polski
    • українська
  • English 
    • čeština
    • English
    • русский
    • Deutsch
    • français
    • polski
    • українська
  • Login
View Item 
  •   Repository Home
  • Závěrečné práce
  • bakalářské práce
  • Fakulta informačních technologií
  • 2022
  • View Item
  •   Repository Home
  • Závěrečné práce
  • bakalářské práce
  • Fakulta informačních technologií
  • 2022
  • View Item
JavaScript is disabled for your browser. Some features of this site may not work without it.

Firmware testovací platformy JaQT

Firmware for Testing Platform JaQT

Thumbnail
View/Open
review_145191.html (1.432Kb)
final-thesis.pdf (6.104Mb)
Posudek-Vedouci prace-24730_v.pdf (86.77Kb)
Posudek-Oponent prace-24730_o.pdf (88.75Kb)
Author
Veverka, Jiří
Advisor
Malaník, Petr
Referee
Drahanský, Martin
Grade
B
Altmetrics
Metadata
Show full item record
Abstract
Tato bakalářská práce se zabývá platformou JaQT (Just a Quick Test), která byla vyvinuta za účelem jednoduchého a rychlého řešení problematiky softwarového testování hardware. V teoretické části se práce věnuje popisu použitého mikrokontroléru, řídící desky, rozhraní a periférií. Dále se v teorii zabývá popisem protokolu USB a použité třídy CDC ACM. V praktické části je popsán způsob implementace, ladění, samotné provádění testů a jejich vyhodnocení, nasazení celého systému a konečné zhodnocení výsledků.
 
This bachelor thesis is about the JaQT (Just a Quick Test) platform which was developed for simple and fast software-hardware testing. The theoretical part of this thesis is describing used MCU, control board, peripherals and interfaces. The USB protocol and its CDC ACM class which is used for interfacing the device to enable communication with the board is described in this part as well. In the practical part is described how the JaQT was implemented, debugged, tested, used and evaluated.
 
Keywords
MCU, mikrokontrolér, expanzní deska, hardware, SPI, I2C, RS232, RS485, Wiegand, USB, CDCACM, libopencm3, STM32, STM32F1, Bluepill, GPIO, testování hardware, softwarové testování hardware, Cortex M3, ARM, GPIO expander, MCU, microcontroller unit, expansion board, hardware, SPI, I2C, RS232, RS485, Wiegand, USB, CDCACM, libopencm3, STM32, STM32F1, Bluepill, GPIO, hardware testing, software-hardware testing, Cortex M3, ARM, GPIO expander
Language
čeština (Czech)
Study brunch
Informační technologie
Composition of Committee
doc. Ing. Jan Kořenek, Ph.D. (předseda) doc. RNDr. Dana Hliněná, Ph.D. (místopředseda) Ing. Michal Hradiš, Ph.D. (člen) Ing. Libor Polčák, Ph.D. (člen) Ing. Václav Šátek, Ph.D. (člen)
Date of defence
2022-06-15
Process of defence
Student nejprve prezentoval výsledky, kterých dosáhl v rámci své práce, jejíž součástí byl náhled na fyzicky vyrobené HW řešení. Komise se poté seznámila s hodnocením vedoucího a posudkem oponenta práce. Student následně odpověděl na otázky oponenta a komise. Komise se po zvážení dostupných faktů a na základě obhajoby studenta rozhodla hodnotit práci stupněm B a to zejména z důvodu zdařilé realizace s potenciálem využití v praxi. Otázky u obhajoby: Z jakého důvodu nelze použít vestavěný bootloader, který obsahuje DFU? Proč nebylo zvažováno použití LL knihoven například namísto HAL? Jaké jsou možnosti využití Vašeho zařízení? Víte již o nějakých uživatelích z "Open Source" komunity?
Result of the defence
práce byla úspěšně obhájena
Persistent identifier
http://hdl.handle.net/11012/207323
Source
VEVERKA, J. Firmware testovací platformy JaQT [online]. Brno: Vysoké učení technické v Brně. Fakulta informačních technologií. 2022.
Collections
  • 2022 [309]
Citace PRO

Related items

Showing items related by title, author, creator and subject.

  • Návrh hardwarového šifrovacího modulu 

    Bayer, Tomáš
    Tato diplomová práce pojednává o problematice kryptografických systémů a šifrovacích algoritmů, u nichž je rozebráno, jak fungují, kde se využívají a jak se implementují v praxi. V první kapitole jsou uvedeny základní ...
  • Modelování HW designu v UGE 

    Varga, Ladislav
    Predmetom tejto práce bolo navrhnúť zásuvný modul pre program Univerzálny grafický editor, ktorý uživateľom umožní vytvárať návrh hardware. Návrh HW architektúry začína spravidla kreslením blokových schém navrhovaného ...
  • Přizpůsobení platformy NetCOPE pro kartu NetFPGA 

    Koranda, Karel
    Tato práce se zabývá přizpůsobením platformy NetCOPE určené pro rychlou tvorbu hardwarově akcelerovaných síťových aplikací pro karty NetFPGA-10G. Obecně seznamuje s cílovou technologií FPGA čipů a popisuje rozdíly mezi ...

Portal of libraries | Central library on Facebook
DSpace software copyright © 2002-2015  DuraSpace
Contact Us | Send Feedback | Theme by @mire NV
 

 

Browse

All of repositoryCommunities & CollectionsBy Issue DateAuthorsTitlesSubjectsThis CollectionBy Issue DateAuthorsTitlesSubjects

My Account

LoginRegister

Statistics

View Usage Statistics

Portal of libraries | Central library on Facebook
DSpace software copyright © 2002-2015  DuraSpace
Contact Us | Send Feedback | Theme by @mire NV