• čeština
    • English
    • русский
    • Deutsch
    • français
    • polski
    • українська
  • čeština 
    • čeština
    • English
    • русский
    • Deutsch
    • français
    • polski
    • українська
  • Login
View Item 
  •   Repository Home
  • Závěrečné práce
  • diplomové práce
  • Fakulta elektrotechniky a komunikačních technologií
  • 2013
  • View Item
  •   Repository Home
  • Závěrečné práce
  • diplomové práce
  • Fakulta elektrotechniky a komunikačních technologií
  • 2013
  • View Item
JavaScript is disabled for your browser. Some features of this site may not work without it.

Návrh rychlé měřící karty s využitím programovatelných hradlových polí

Fast measuring card design using programmable gate arrays

Thumbnail
View/Open
appendix-1.zip (8.030Mb)
final-thesis.pdf (2.451Mb)
review_65899.html (8.847Kb)
Author
Badin, Pavel
Advisor
Klusáček, Stanislav
Referee
Havránek, Zdeněk
Grade
C
Altmetrics
Metadata
Show full item record
Abstract
Tato diplomová práce se zabývá návrhem prototypu měřicí karty pro zpracování dat ze sondy NQR. Celkovým cílem práce je vytvořit funkční prototyp měřicí karty. Pozornost je věnována vhodnému návrhu DPS z hlediska EMC a číslicovému zpracování signálu algoritmy DFT a FFT. Práce se také zabývá obvody FPGA a vhodným způsobem programování těchto obvodů. V praktické části práce lze nalézt informace o návrhu DPS pro A/D a D/A převodník. Dále je zde popsána tvorba programu pro FPGA a tvorba řídicí aplikace pro PC. V závěrečné části práce jsou prezentovány dosažené výsledky a jsou zde nastíněny cesty k pokračování práce.
 
This thesis contains information about fast measuring card design for data processing from NQR measuring probe. The overall purpose is to create functional prototype of measuring card. Thesis describes suitable design of PCB having regard to EMC. There are information abou digital signal processing, using algorithms DFT and FFT. The thesis contains information about FPGA and there are rules, how to program FPGA correctly. In the practical part of the thesis, there are information about PCB design of ADC and DAC. There are also information about design of program for FPGA and control application for PC.
 
Keywords
Návrh DPS, FPGA, programovací jazyk VHDL, vývojový kit NEXYS 3, číslicové zpracování signálu algoritmy DFT a FFT., Design of PCB, FPGA, VHDL programming language, digital signal processing using algorithms DFT and FFT.
Language
čeština (Czech)
Study brunch
Kybernetika, automatizace a měření
Composition of Committee
prof. Ing. Karel Hájek, CSc. (předseda) prof. Ing. Petr Vavřín, DrSc. (místopředseda) Ing. Pavel Kučera, Ph.D. (člen) doc. Ing. Ludvík Bejček, CSc. (člen) Ing. Petr Honzík, Ph.D. (člen)
Date of defence
2013-06-11
Process of defence
Student obhájil diplomovou práci s výhradami.
Result of the defence
práce byla úspěšně obhájena
Persistent identifier
http://hdl.handle.net/11012/27024
Source
BADIN, P. Návrh rychlé měřící karty s využitím programovatelných hradlových polí [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2013.
Collections
  • 2013 [428]
Citace PRO

Portal of libraries | Central library on Facebook
DSpace software copyright © 2002-2015  DuraSpace
Contact Us | Send Feedback | Theme by @mire NV
 

 

Browse

All of repositoryCommunities & CollectionsBy Issue DateAuthorsTitlesSubjectsThis CollectionBy Issue DateAuthorsTitlesSubjects

My Account

LoginRegister

Statistics

View Usage Statistics

Portal of libraries | Central library on Facebook
DSpace software copyright © 2002-2015  DuraSpace
Contact Us | Send Feedback | Theme by @mire NV