• čeština
    • English
    • русский
    • Deutsch
    • français
    • polski
    • українська
  • English 
    • čeština
    • English
    • русский
    • Deutsch
    • français
    • polski
    • українська
  • Login
View Item 
  •   Repository Home
  • Závěrečné práce
  • diplomové práce
  • Fakulta informačních technologií
  • 2010
  • View Item
  •   Repository Home
  • Závěrečné práce
  • diplomové práce
  • Fakulta informačních technologií
  • 2010
  • View Item
JavaScript is disabled for your browser. Some features of this site may not work without it.

Nástroj pro návrh čipu v UML

Tool for Chip Design in UML

Thumbnail
View/Open
review_34509.html (1.426Kb)
Author
Srna, Pavol
Advisor
Hruška, Tomáš
Referee
Přikryl, Zdeněk
Grade
C
Altmetrics
Metadata
Show full item record
Abstract
Táto práca sa zaoberá vytvorením nástroja pre návrh čipu v UML. Cieľom je predstaviť novinky v jazyku UML verzie 2.0, ktoré je možné použiť pre modelovanie vstavaných systémov. Následne rozoberá možnosti a spôsob modelovania v prostredí Eclipse a sústredí sa na Eclipse Modeling Framework. Práca vysvetľuje princíp vytvárania grafických editorov s využitím frameworku GMF, pretože ho vyvíjaný nástroj plne využíva. Nakoniec je diskutované zvolené riešenie.
 
This paper deals with the creation of the tool for chip design in UML. The intention of this work is to present the news in the UML language version 2.0, that can be possibly used for modeling of embedded systems. Furthermore, it deals with the possibility and method of modeling in the Eclipse environment and it focuses on the Eclipse Modeling Framework. This work explains the principle of developing of graphical editors based on GMF used fully by developing tool. Finally, it discusses the chosen solution.
 
Keywords
Zásuvný modul do eclipse, editor, UML, Eclipse Modeling Framework (EMF), Graphical Modeling Framework (GMF)., Eclipse plug-in, editor, UML, Eclipse Modeling Framework (EMF), Graphical Modeling Framework (GMF).
Language
čeština (Czech)
Study brunch
Informační systémy
Composition of Committee
doc. Ing. Jaroslav Zendulka, CSc. (předseda) prof. Ing. Tomáš Vojnar, Ph.D. (místopředseda) Ing. Michal Bidlo, Ph.D. (člen) prof. Ing. Adam Herout, Ph.D. (člen) Ing. Ivana Burgetová, Ph.D. (člen) Prof. Ing. Jiří Šafařík, CSc. (člen)
Date of defence
2010-06-24
Process of defence
Student nejprve prezentoval výsledky, kterých dosáhl v rámci své práce. Komise se pak seznámila s hodnocením vedoucího a posudkem oponenta práce. Student následně odpověděl na otázky oponenta a na další otázky přítomných. Komise se na základě posudku oponenta, hodnocení vedoucího, přednesené prezentace a odpovědí studenta na položené otázky rozhodla práci hodnotit stupněm C. Otázky u obhajoby: Jak by jste modelovat aktivaci funkčních jednotek pomocí některých z diagramů UML?
Result of the defence
práce byla úspěšně obhájena
Persistent identifier
http://hdl.handle.net/11012/52780
Source
SRNA, P. Nástroj pro návrh čipu v UML [online]. Brno: Vysoké učení technické v Brně. Fakulta informačních technologií. 2010.
Collections
  • 2010 [217]
Citace PRO

Portal of libraries | Central library on Facebook
DSpace software copyright © 2002-2015  DuraSpace
Contact Us | Send Feedback | Theme by @mire NV
 

 

Browse

All of repositoryCommunities & CollectionsBy Issue DateAuthorsTitlesSubjectsThis CollectionBy Issue DateAuthorsTitlesSubjects

My Account

LoginRegister

Statistics

View Usage Statistics

Portal of libraries | Central library on Facebook
DSpace software copyright © 2002-2015  DuraSpace
Contact Us | Send Feedback | Theme by @mire NV