Akcelerace grafických operací s využitím FPGA
Acceleration of Graphics Operations by Means FPGA
Author
Advisor
Vašíček, ZdeněkReferee
Šimek, VáclavGrade
AAltmetrics
Metadata
Show full item recordAbstract
Tato práce se zabývá rozborem grafického retezce, pomocí kterého lze vykreslit požadovaný obraz. Dokument je zamerený na vykreslovací algoritmy, které jsou využívány v rasterizacním bloku. Hlavním cílem této práce je popsat vybrané vykreslovací algoritmy, které jsou vhodné pro implementaci v hardware. Cílovým hardware, na kterém by mely být vykreslovací algoritmy implementovány a testovány, jsou programovatelná hradlová pole FPGA. Jako možná cílová platforma byla zvolena platforma FITkit. This term project is aimed on analysis of graphic pipeline which can rasterize required picture. Document is specialized to drawing algorithms that are used in rasterization block. Major aim of this project is describing of rasterization algorithms that can be implemented on hardware. Type of aimed hardware is field-programmable gate array FPGA.
Keywords
grafický hardware, FPGA, rasterizace, rasterizacní algoritmy, interpolace, NURBS, Bézier, graphic hardware, FPGA, rasterization, rasterization algorithms, base objects, interpolation, NURBS, BézierLanguage
čeština (Czech)Study brunch
Počítačová grafika a multimédiaComposition of Committee
Process of defence
Result of the defence
práce byla úspěšně obhájenaPersistent identifier
http://hdl.handle.net/11012/54052Source
ČAPKA, L. Akcelerace grafických operací s využitím FPGA [online]. Brno: Vysoké učení technické v Brně. Fakulta informačních technologií. .Collections
- 2006 [100]