Hardwarová akcelerace útoku na šifrování
Hardware Acceleration of Cipher Attack
Author
Advisor
Vašíček, ZdeněkReferee
Slaný, KarelGrade
AAltmetrics
Metadata
Show full item recordAbstract
Hardwarová akcelerácia výpočtu býva často vhodným nástrojom ako docieliť výrazne lepšieho výkonu pri spracovávaní veľkého množstva dát alebo pri realizácii algoritmu ktorý je možné dobre paralelizovať. Cieľom práce je demonštrovať výsledky použitia FPGA obvodov na implementáciu algoritmu s exponenciálnou zložitosťou. Zvoleným algoritmom je útok hrubou silou na šifrovací algoritmus WEP so 40 bitovým klúčom. Účelom práce je porovnať vlastnosti a výkon softwarovej a hardwarovej implementácie algoritmu. Hardware acceleration is often good tool to achieve significantly better performance of processing great ammount of data or of realization of parallel algoritms. Aim of this work is to demonstrate resoluts of using FPGA circuits for implementation exponentially complex algorithm. As example haschosen brute-force attack on WEP cryptographic algorithm with 40-bit long key. Goal of this work is to compare properties and performance of software and hardware implementation of choosen algorithm.
Keywords
kryptografia, hardware, hradlové polia, FPGA, akcelerácia, implementácia, šifra, RC4, útok hrubou silou, hashovanie, sieťový rámec, algoritmus, konečný automat, optimalizácia, priepustnosť, analýza, výkon, cryptography, hardware, gate arrays, FPGA, acceleration, implementation, cipher, RC4, brute-forceattack, hashing, network frame, algorithm, finite-state machine, optimalization, throughput, analysis, performanceLanguage
čeština (Czech)Study brunch
Informační technologieComposition of Committee
Date of defence
2009-06-15Process of defence
Result of the defence
práce byla úspěšně obhájenaPersistent identifier
http://hdl.handle.net/11012/54685Source
OKULIAR, A. Hardwarová akcelerace útoku na šifrování [online]. Brno: Vysoké učení technické v Brně. Fakulta informačních technologií. 2009.Collections
- 2009 [351]