Show simple item record

AVR32 Model Coreation

dc.contributor.advisorMasařík, Karelcs
dc.contributor.authorSarčák, Rostislavcs
dc.date.accessioned2020-05-13T22:56:22Z
dc.date.available2020-05-13T22:56:22Z
dc.date.created2014cs
dc.identifier.citationSARČÁK, R. Vytvoření modelu procesoru AVR32 [online]. Brno: Vysoké učení technické v Brně. Fakulta informačních technologií. 2014.cs
dc.identifier.other79905cs
dc.identifier.urihttp://hdl.handle.net/11012/187500
dc.description.abstractTato práce se zabývá vytvořením instruction-accurate modelu procesoru AVR32 v jazyce CodAL pro popis architektur. V práci je popsána RISC architektura AVR32, způsob implementace modelu, testování a generování softwarových nástojů. Implementace modelu je realizována pomocí frameworku Codasip. V modelu je popsána instrukční sada procesoru. Výsledkem této práce je instruction-accurate model procesoru Atmel AVR32.cs
dc.description.abstractThis barchelor's thesis describe creation of AVR32 processor instruction-accurate model using CodAL language. In this thesis RISC AVR32 architecture, approach to implementation of the model, testing and generating of software toolchain is described. Model development is realized in Codasip framework. Model contains implementation of AVR32 instruction set. The result of this work is AVR32 processor instruction-accurate model.en
dc.language.isocscs
dc.publisherVysoké učení technické v Brně. Fakulta informačních technologiícs
dc.rightsStandardní licenční smlouva - přístup k plnému textu bez omezenícs
dc.subjectmodelcs
dc.subjectASIPcs
dc.subjectAVR32cs
dc.subjectAtmelcs
dc.subjectCodALcs
dc.subjectframework Codasipcs
dc.subjectmodelen
dc.subjectASIPen
dc.subjectAVR32en
dc.subjectAtmelen
dc.subjectCodALen
dc.subjectframework Codasipen
dc.titleVytvoření modelu procesoru AVR32cs
dc.title.alternativeAVR32 Model Coreationen
dc.typeTextcs
dcterms.dateAccepted2014-06-19cs
dcterms.modified2020-05-10-16:11:44cs
thesis.disciplineInformační technologiecs
thesis.grantorVysoké učení technické v Brně. Fakulta informačních technologií. Ústav informačních systémůcs
thesis.levelBakalářskýcs
thesis.nameBc.cs
sync.item.dbid79905en
sync.item.dbtypeZPen
sync.item.insts2020.06.23 11:00:21en
sync.item.modts2020.06.23 10:14:16en
eprints.affiliatedInstitution.facultyFakulta informačních technologiícs
dc.contributor.refereeKajan, Michalcs
dc.description.markCcs
dc.type.driverbachelorThesisen
dc.type.evskpbakalářská prácecs
but.committeeprof. Ing. Lukáš Sekanina, Ph.D. (předseda) doc. RNDr. Jitka Kreslíková, CSc. (místopředseda) Ing. Tomáš Martínek, Ph.D. (člen) Ing. Jaroslav Rozman, Ph.D. (člen) Ing. Michal Španěl, Ph.D. (člen)cs
but.defenceStudent nejprve prezentoval výsledky, kterých dosáhl v rámci své práce. Komise se poté seznámila s hodnocením vedoucího a posudkem oponenta práce. Student následně odpověděl na otázky oponenta a na další otázky přítomných. Komise se na základě posudku oponenta, hodnocení vedoucího, přednesené prezentace a odpovědí studenta na položené otázky rozhodla práci hodnotit stupněm C. Otázky u obhajoby: Na jak velké sadě testů proběhlo testování navrženého modelu? Co všechno je potřeba zohlednit při vytváření cycle-accurate modelu procesoru AVR32 v prostředí Codasip Studia?cs
but.resultpráce byla úspěšně obhájenacs
but.programInformační technologiecs
but.jazykčeština (Czech)


Files in this item

Thumbnail
Thumbnail

This item appears in the following Collection(s)

Show simple item record