• čeština
    • English
  • čeština 
    • čeština
    • English
  • Login
View Item 
  •   Repository Home
  • Závěrečné práce
  • bakalářské práce
  • Fakulta elektrotechniky a komunikačních technologií
  • 2020
  • View Item
  •   Repository Home
  • Závěrečné práce
  • bakalářské práce
  • Fakulta elektrotechniky a komunikačních technologií
  • 2020
  • View Item
JavaScript is disabled for your browser. Some features of this site may not work without it.

Asymetrická kryptografie na FPGA

Asymmetric Cryptography on FPGA

Thumbnail
View/Open
appendix-1.zip (917.5Kb)
final-thesis.pdf (931.3Kb)
review_125896.html (4.219Kb)
Author
Dobiáš, Patrik
Advisor
Malina, Lukáš
Referee
Smékal, David
Grade
A
Altmetrics
Metadata
Show full item record
Abstract
Tato bakalářská práce se zabývá analýzou dosavadních hardwarových implementací asymetrických kryptografických schémat na FPGA platformě a následnou implementací kryptografického schématu Ed25519 na této platformě. Výsledná implementace je detailně popsána a porovnána s dosavadními implementacemi. V závěru této práce je popsáno nasazení této implementace na FPGA Virtex UltraScale+.
 
This bachelor thesis deals with the analysis of existing hardware implementations of asymmetric cryptographic schemes on the FPGA platform and the then implementation of the cryptographic scheme Ed25519 on this platform. The resulting implementation is described in detail and compared with existing implementations. At the end of this work, the deployment of this implementation on the Virtex UltraScale+ FPGA is described.
 
Keywords
Asymetrická kryptografie, ECDSA, Ed25519, FPGA, VHDL, Asymmetric cryptography, ECDSA, Ed25519, FPGA, VHDL
Language
čeština (Czech)
Study brunch
bez specializace
Composition of Committee
doc. Ing. Radim Burget, Ph.D. (předseda) doc. Ing. Lukáš Malina, Ph.D. (místopředseda) Ing. Tomáš Caha (člen) Ing. Kryštof Zeman, Ph.D. (člen) JUDr. Jakub Harašta, Ph.D. (člen) Ing. Martin Plšek, Ph.D. (člen)
Date of defence
2020-06-23
Process of defence
Student prezentoval výsledky své práce a komise byla seznámena s posudky. Student obhájil bakalářskou práci a odpověděl na otázky členů komise a oponenta. Otázky: 1. Jaký je důvod rozdílných pracovních frekvencí komponent pro podpis a ověření, tedy 200 MHz a 150 MHz? Komponenta pro ověření je složitější. Implementace není plně optimalizovaná. 2. V práci je uvedena spotřeba navžené implementace v mW. Bylo provedeno měření reálné spotřeby na fyzickém FPGA čipu? Měření reálné spotřeby provedeno nebylo.
Result of the defence
práce byla úspěšně obhájena
Persistent identifier
http://hdl.handle.net/11012/190233
Source
DOBIÁŠ, P. Asymetrická kryptografie na FPGA [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2020.
Collections
  • 2020 [427]
Citace PRO

Portal of libraries | Central library on Facebook
DSpace software copyright © 2002-2015  DuraSpace
Contact Us | Send Feedback | Theme by @mire NV
 

 

Browse

All of repositoryCommunities & CollectionsBy Issue DateAuthorsTitlesSubjectsThis CollectionBy Issue DateAuthorsTitlesSubjects

My Account

LoginRegister

Statistics

View Usage Statistics

Portal of libraries | Central library on Facebook
DSpace software copyright © 2002-2015  DuraSpace
Contact Us | Send Feedback | Theme by @mire NV