• čeština
    • English
    • русский
    • Deutsch
    • français
    • polski
    • українська
  • English 
    • čeština
    • English
    • русский
    • Deutsch
    • français
    • polski
    • українська
  • Login
View Item 
  •   Repository Home
  • Závěrečné práce
  • diplomové práce
  • Fakulta elektrotechniky a komunikačních technologií
  • 2015
  • View Item
  •   Repository Home
  • Závěrečné práce
  • diplomové práce
  • Fakulta elektrotechniky a komunikačních technologií
  • 2015
  • View Item
JavaScript is disabled for your browser. Some features of this site may not work without it.

Návrh digitálního IP bloku pro diskrétní kosinovu transformaci

Design of digital IP block for discrete cosine transform

Thumbnail
View/Open
Posudek-Oponent prace-Recenze_DP_Filip_Veskrna_2015_05_28_sig.pdf (222.9Kb)
appendix-1.zip (7.186Mb)
final-thesis.pdf (3.786Mb)
review_85715.html (6.476Kb)
Author
Veškrna, Filip
Advisor
Fujcik, Lukáš
Referee
Kovalský, Jan
Grade
A
Altmetrics
Metadata
Show full item record
Abstract
Tato diplomová práce se zabývá návrhem IP bloku pro diskrétní kosinovou transformaci. V~teoretické části jsou shrnuty algoritmy pro výpočet diskrétní kosinové transformace a diskutována jejich použitelnost v~hardwaru. Zvolený algoritmus pro hardwarovou implementaci je modelován v jazyce C. Poté je popsán na RTL úrovni, verifikován a je provedena syntéza v~technologii TSMC 65 nm. Hardwarová implementace je poté zhodnocena s ohledem na datovou propustnost, plochu, rychlost and spotřebu.
 
This diploma thesis deals with design of IP block for discrete cosine transform. Theoretical part summarizes algorithms for computation of discrete cosine transform and their hardware usability is discussed. Chosen algorithm for hardware implementation is modeled in C language. Algorithm is described at RTL level, verified and synthesized to TSMC 65 nm technology. Hardware implementation is then evaluated with respect of throughput, area, speed and power consumption.
 
Keywords
DCT VLSI C model IP-block Verilog-2001, DCT VLSI C model IP-block Verilog-2001
Language
angličtina (English)
Study brunch
Mikroelektronika
Composition of Committee
prof. Ing. Radimír Vrba, CSc. (předseda) doc. Ing. Ivan Szendiuch, CSc. (místopředseda) doc. Ing. Lukáš Fujcik, Ph.D. (člen) doc. Ing. Arnošt Bajer, CSc. (člen) doc. Ing. Jan Maschke, CSc. (člen)
Date of defence
2015-06-09
Process of defence
Student seznámil státní zkušební komisi s cíli a řešením závěrečné vysokoškolské práce a zodpověděl otázky a připomínky oponenta. Otázky komise: Jaká technologie byla použita pro finální implementaci a jaký to mělo vlyv na spotřebu? Jaké je výsledné využití vašeho projektu? Jaký je rozdíl mezi sinovou a cosinovou transformací a proč se často využívá cosinová transformace? Vysvětlete nižší pokrytí verifikace a čím bylo způsobeno. Jaký je rozdíl mezi nepracovním a nevyužitým stavem ve stavovém automatu?
Result of the defence
práce byla úspěšně obhájena
Persistent identifier
http://hdl.handle.net/11012/40250
Source
VEŠKRNA, F. Návrh digitálního IP bloku pro diskrétní kosinovu transformaci [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2015.
Collections
  • 2015 [402]
Citace PRO

Portal of libraries | Central library on Facebook
DSpace software copyright © 2002-2015  DuraSpace
Contact Us | Send Feedback | Theme by @mire NV
 

 

Browse

All of repositoryCommunities & CollectionsBy Issue DateAuthorsTitlesSubjectsThis CollectionBy Issue DateAuthorsTitlesSubjects

My Account

LoginRegister

Statistics

View Usage Statistics

Portal of libraries | Central library on Facebook
DSpace software copyright © 2002-2015  DuraSpace
Contact Us | Send Feedback | Theme by @mire NV