• čeština
    • English
  • English 
    • čeština
    • English
  • Login
View Item 
  •   Repository Home
  • Závěrečné práce
  • dizertační práce
  • Fakulta elektrotechniky a komunikačních technologií
  • 2016
  • View Item
  •   Repository Home
  • Závěrečné práce
  • dizertační práce
  • Fakulta elektrotechniky a komunikačních technologií
  • 2016
  • View Item
JavaScript is disabled for your browser. Some features of this site may not work without it.

Užití programovatelných hradlových polí v systémech průmyslové automatizace

Field Programmable Gate Arrays Usage in Industrial Automation Systems

Thumbnail
View/Open
Posudek-Oponent prace-Kobrle_Posudek_opo_Ziad_Nouman.pdf (2.176Mb)
Posudek-Oponent prace-kadanik_oponentura_dizertace_ziad_nouman_VUT_2016.pdf (257.2Kb)
Posudek-Vedouci prace-stanovisko_skollitele_Z_Nouman.pdf (174.3Kb)
final-thesis.pdf (9.204Mb)
thesis-1.pdf (1.379Mb)
review_93143.html (1.784Kb)
Author
Nouman, Ziad
Advisor
Klíma, Bohumil
Referee
Kadaník,, Petr
Kobrle,, Pavel
Grade
P
Alternative metrics PlumX
http://hdl.handle.net/11012/51916
Altmetrics
http://hdl.handle.net/11012/51916
http://hdl.handle.net/11012/51916
Metadata
Show full item record
Abstract
Tato disertační práce se zabývá využitím programovatelných hradlových polí (FPGA) v diagnostice měničů, využívajících spínaných IGBT tranzistorů. Je zaměřena na budiče těchto výkonových tranzistorů a jejich struktury. Přechodné jevy veličin, jako jsou IG, VGE, VCE během procesu přepínání (zapnutí, vypnutí), mohou poukazovat na degradaci IGBT. Pro měření a monitorování těchto veličin byla navržena nová architektura budiče IGBT. Rychlé měření a monitorování během přepínacího děje vyžaduje vysokou vzorkovací frekvenci. Proto jsou navrhovány paralelní vysokorychlostní AD převodníky (> 50 MSPS). Práce je zaměřena převážně na návrh zařízení s FPGA včetně hardware a software. Byla navržena nová deska plošných spojů s FPGA, která plní požadované funkce, jako je řízení IGBT pomocí vícenásobných paralelních koncových stupňů, monitorování a diagnostiku, a propojení s řídicí jednotkou měniče.
 
This doctoral thesis deals with the usage of Field Programmable Gate Arrays (FPGAs) in a diagnosis of power inverters which use the IGBTs transistors as switching devices. It is focused on the IGBT gate drives and their structures. As long as the transient phenomena and other quantities such as IG, VGE, VCE shows the IGBT degradation during the switching process (turn-on, turn-off), a new IGBT gate driver architecture is proposed for measuring and monitoring these quantities. Quick measurements and monitoring during the IGBT switching process require high sampling frequencies. Therefore, high speed parallel ADC converters (> 50MSPS) are proposed. The thesis is focused on the FPGA design (hardware, software). A new FPGA board is designed for desired functions implementation such as IGBT driving using multiple stages, IGBT monitoring and diagnosis, and interfacing to inverter controller.
 
Keywords
Detekce poruch a diagnostika (FDD), Řízení odolné vůči poruchám (FTC), Programovatelné hradlové pole (FPGA), Tranzistor IGBT, Budič, Analogově-digitální převodník, monitoring, PC deska, redundance, Jazyk VHDL, Verilog, Rychlá Fourierova transformace (FFT), DDR2-SDRAM., Fault detection and diagnosis (FDD), Fault Tolerant Control (FTC), Field Programmable Gate Arrays (FPGA), Insulated-Gate Bipolar Transistor (IGBT), gate drive, ADC, monitoring, PC board, redundancy, Very High Speed Integrated Circuit Hardware Description Language(VHDL), Verilog, Fast Fourier Transform (FFT), DDR2SDRAM, Industrial automation.
Language
angličtina (English)
Study brunch
Silnoproudá elektrotechnika a elektroenergetika
Composition of Committee
doc. Dr. Ing. Miroslav Patočka (předseda) prof. RNDr. Vladimír Aubrecht, CSc. (člen) doc. Ing. Čestmír Ondrůšek, CSc. (člen) doc. Ing. Petr Toman, Ph.D. (člen) doc. Ing. Jiří Drápela, Ph.D. (člen) Ing. Petr Modlitba, CSc. (člen) Ing. Pavel Kobrle, Ph.D. - oponent (člen) Ing. Petr Kadaník, Ph.D. - oponent (člen)
Date of defence
2016-01-26
Process of defence
Result of the defence
práce byla úspěšně obhájena
Persistent identifier
http://hdl.handle.net/11012/51916
Source
NOUMAN, Z. Užití programovatelných hradlových polí v systémech průmyslové automatizace [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2016.
Collections
  • 2016 [29]
Citace PRO

Portal of libraries | Central library on Facebook
DSpace software copyright © 2002-2015  DuraSpace
Contact Us | Send Feedback | Theme by @mire NV
 

 

Browse

All of repositoryCommunities & CollectionsBy Issue DateAuthorsTitlesSubjectsThis CollectionBy Issue DateAuthorsTitlesSubjects

My Account

LoginRegister

Statistics

View Usage Statistics

Portal of libraries | Central library on Facebook
DSpace software copyright © 2002-2015  DuraSpace
Contact Us | Send Feedback | Theme by @mire NV