Show simple item record

Development of high resolution RGB camera

dc.contributor.advisorKubíček, Michalen
dc.contributor.authorMadeja, Jiříen
dc.date.accessioned2019-05-17T04:12:41Z
dc.date.available2019-05-17T04:12:41Z
dc.date.created2017cs
dc.identifier.citationMADEJA, J. Vývoj RGB kamery s vysokým rozlišením [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2017.cs
dc.identifier.other102845cs
dc.identifier.urihttp://hdl.handle.net/11012/67157
dc.description.abstractTato práce se zabývá výběrem vhodného obrazového snímače pro použití v kameře snímající rostliny ve vysokém rozlišení a návrhem vhodného obvodu pro propojení vybraného snímače (SONY IMX253) s vývojovou deskou Avnet MicroZed. Tato práce pojednává o jednotlivých parametrech obrazových snímačů podle kterých je vybírán vhodný obrazový snímač. Je vysvětlen proces výběru vhodného obrazového snímače a podrobněji popsány parametry vybraného snímače. Je naznačena problematika návrhu elektroniky a plošných spojů z hlediska požadavků vysokorychlostních obvodů a citlivých a specifických součástek jako je obrazový snímač. Je nastíněna konfigurace a programování obvodu Xilinx Zynq a nakonec je provedeno zjednodušené teoretické ověření funkčnosti navrženého modulu.en
dc.description.abstractThis thesis deals with a selection of a suitable image sensor for an application in a high resolution plant scanning camera and a design of a suitable electronic circuit for connecting the selected sensor (SONY IMX253) with the Avnet MicroZed development board. The thesis discusses various image sensor parameters relevant to the selection of the suitable image sensor. The example of a process of the suitable image sensor selection is demonstrated and the selected sensor parameters are analyzed in detail. The circuit design and printed circuit board design problematics of high-speed circuits and sensitive and specific components such as the image sensor are indicated. A configuration and programming of the Xilinx Zynq SoC is outlined and eventually, a simple theoretical verification of designed module is executed.cs
dc.language.isoencs
dc.publisherVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologiícs
dc.rightsStandardní licenční smlouva - přístup k plnému textu bez omezenícs
dc.subjectobrazový snímačen
dc.subjectvysoké rozlišeníen
dc.subjectkameraen
dc.subjectFPGAen
dc.subjectXilinx Zynqen
dc.subjectMicroZeden
dc.subjectDPSen
dc.subjectCMOSen
dc.subjectglobální závěrkaen
dc.subjectSONY IMX253en
dc.subjectLVDSen
dc.subjectimage sensorcs
dc.subjecthigh resolutioncs
dc.subjectcameracs
dc.subjectFPGAcs
dc.subjectXilinx Zynqcs
dc.subjectMicroZedcs
dc.subjectPCBcs
dc.subjectCMOScs
dc.subjectglobal shuttercs
dc.subjectSONY IMX253cs
dc.subjectLVDScs
dc.titleVývoj RGB kamery s vysokým rozlišenímen
dc.title.alternativeDevelopment of high resolution RGB cameracs
dc.typeTextcs
dcterms.dateAccepted2017-06-07cs
dcterms.modified2017-06-08-15:30:25cs
thesis.disciplineTelekomunikační a informační technikacs
thesis.grantorVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. Ústav telekomunikacícs
thesis.levelInženýrskýcs
thesis.nameIng.cs
sync.item.dbid102845en
sync.item.dbtypeZPen
sync.item.insts2021.11.12 14:13:10en
sync.item.modts2021.11.12 13:07:33en
eprints.affiliatedInstitution.facultyFakulta elektrotechniky a komunikačních technologiícs
dc.contributor.refereeKováč, Michalen
dc.description.markBcs
dc.type.drivermasterThesisen
dc.type.evskpdiplomová prácecs
but.committeedoc. Ing. Rastislav Róka, Ph.D. (předseda) doc. Ing. Petr Mlýnek, Ph.D. (místopředseda) Ing. Pavel Pirohovič (člen) doc. Ing. Leoš Boháč, Ph.D. (člen) Ing. Jiří Přinosil, Ph.D. (člen) Ing. Ondřej Krajsa, Ph.D. (člen)cs
but.defenceJe možné pripojiť hodinový signál na bežný I/O vstup FPGA, ktorý na to nie je určený? Aké sú tam problémy? V práci som sa dočítal, že existujú i špeciálne hodinové výstupy z FPGA. Je to tak? Keď sa poprehadzujú signály vinou nesprávneho typu konektora ako to bolo v tomto prípade, napr. v prípade LVDS diferenčného páru, ak by boli opačne otočené diferenčné vstupy FPGA (P na N a opačne), je možné to vyriešiť v FPGA?cs
but.resultpráce byla úspěšně obhájenacs
but.programElektrotechnika, elektronika, komunikační a řídicí technikacs
but.jazykangličtina (English)


Files in this item

Thumbnail
Thumbnail
Thumbnail

This item appears in the following Collection(s)

Show simple item record