• čeština
    • English
    • русский
  • русский 
    • čeština
    • English
    • русский
  • Войти
Просмотр элемента 
  •   Главная
  • Závěrečné práce
  • diplomové práce
  • Fakulta elektrotechniky a komunikačních technologií
  • 2011
  • Просмотр элемента
  •   Главная
  • Závěrečné práce
  • diplomové práce
  • Fakulta elektrotechniky a komunikačních technologií
  • 2011
  • Просмотр элемента
JavaScript is disabled for your browser. Some features of this site may not work without it.

Zvuková karta pro PC s obvodem FPGA

FPGA based sound card for PC

Thumbnail
Открыть
final-thesis.pdf (1.812Mb)
review_39381.html (8.417Kb)
Автор
Štraus, Pavel
Advisor
Kubíček, Michal
Referee
Kováč, Michal
Grade
A
Altmetrics
Metadata
Показать полную информацию
Аннотации
Diplomová práce je zaměřena na převod vstupního analogového napětí na digitální hodnotu, která je zasílána pomocí Ethernetového rozhraní do PC pomocí UDP datagramů. Převod je proveden pomocí Sigma–Delta převodníku prvního řádu a data po převodu jsou ve formě pulsně kódové modulace. Převodník se skládá z několika samostatných bloků. Některé bloky jsou realizovány mimo FPGA, jiné jsou naprogramovány pomocí jazyka VHDL a implementovány v FPGA. Příchozí UDP datagramy jsou zachyceny pomocí vytvořeného programu a data jsou uložena do textového souboru, který je dále zpracován v programu MATLAB. Takto navržený ADC může tvořit jednoduchou zvukovou kartu či sloužit k měření pomalu se měnících analogových signálů, které mohou být například výstupní napětí senzorů neelektrických veličin nebo napájecí napětí v systému.
 
This project deals with implementation of a first order Sigma–Delta AD converter on the FPGA. This ADC is design for an audio signal processing. ADC is build up partially from digital blocks implemented in FPGA (programmed using VHDL) and from few analog components placed external to FPGA. Output from ADC is PCM signal. Data from ADC is created UDP datagram, which is sent to PC via network connection. Income data are received in created program, which save data to text file. This text file is processing in MATLAB.
 
Keywords
FPGA, VHDL, ADC, Sigma–Delta převodník, UDP datagram, FPGA, VHDL, ADC, Sigma–Delta converter, UDP datagram
Language
čeština (Czech)
Study brunch
Elektronika a sdělovací technika
Composition of Committee
prof. Ing. Aleš Prokeš, Ph.D. (předseda) doc. Ing. Jiří Šebesta, Ph.D. (místopředseda) prof. Ing. Václav Říčný, CSc. (člen) Ing. Michal Kubíček, Ph.D. (člen) Ing. Karel Fliegel, Ph.D. (člen) Ing. Roman Tkadlec, Ph.D. (člen)
Date of defence
2011-06-07
Process of defence
Student prezentuje výsledky a postupy řešení své diplomové práce. Následně odpovídá na dotazy vedoucího a oponenta práce a na dotazy členů komise.
Result of the defence
práce byla úspěšně obhájena
URI
http://hdl.handle.net/11012/7122
Source
ŠTRAUS, P. Zvuková karta pro PC s obvodem FPGA [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2011.
Collections
  • 2011 [553]
Citace PRO

Portal of libraries | Central library on Facebook
DSpace software copyright © 2002-2015  DuraSpace
Контакты | Отправить отзыв | Theme by @mire NV
 

 

Просмотр

Весь DSpaceСообщества и коллекцииДата публикацииАвторыНазванияТематикаЭта коллекцияДата публикацииАвторыНазванияТематика

Моя учетная запись

ВойтиРегистрация

Статистика

Просмотр статистики использования

Portal of libraries | Central library on Facebook
DSpace software copyright © 2002-2015  DuraSpace
Контакты | Отправить отзыв | Theme by @mire NV