Show simple item record

The Impact of High-level-synthesis Languages on the FPGA Physical Designs of Digital Circuits

dc.contributor.advisorŠťáva, Martincs
dc.contributor.authorSikora, Martincs
dc.date.accessioned2018-10-21T17:40:43Z
dc.date.available2018-10-21T17:40:43Z
dc.date.created2018cs
dc.identifier.citationSIKORA, M. Vliv jazyků vysoké úrovně na výsledný fyzický návrh číslicových obvodů do FPGA [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2018.cs
dc.identifier.other111770cs
dc.identifier.urihttp://hdl.handle.net/11012/82010
dc.description.abstractPopularita vysokoúrovňové syntézy (HLS) se postupně zvyšuje a nástrojů pro ni stále přibývá. Otázkou je, jaký dopad mají tyto nástroje na konečný návrh číslicového obvodu a jestli se v konečném důsledku návrh v jazyce vyšší úrovně oplatí. V této práci je uveden přehled těchto nástrojů a vybrané nástroje jsou porovnávány na základě stanovených kritérií.cs
dc.description.abstractPopularity of high-level synthesis is gradually increasing and the number of tools for it is still growing. The question is, what impact do these tools have on the final digital design and whether design in high-level language will eventually pay off. This thesis presents an overview of these tools and choosen tool are then tested and compared based on the given criteria.en
dc.language.isocscs
dc.publisherVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologiícs
dc.rightsStandardní licenční smlouva - přístup k plnému textu bez omezenícs
dc.subjectHLScs
dc.subjectRTLcs
dc.subjectFPGAcs
dc.subjectVHDLcs
dc.subjectvysokoúrovňová syntézacs
dc.subjectMachSuitecs
dc.subjectHLSen
dc.subjectRTLen
dc.subjectFPGAen
dc.subjectVHDLen
dc.subjectHigh-level synthesisen
dc.subjectMachSuiteen
dc.titleVliv jazyků vysoké úrovně na výsledný fyzický návrh číslicových obvodů do FPGAcs
dc.title.alternativeThe Impact of High-level-synthesis Languages on the FPGA Physical Designs of Digital Circuitsen
dc.typeTextcs
dcterms.dateAccepted2018-06-13cs
dcterms.modified2018-06-14-07:58:57cs
thesis.disciplineMikroelektronika a technologiecs
thesis.grantorVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. Ústav mikroelektronikycs
thesis.levelBakalářskýcs
thesis.nameBc.cs
sync.item.dbid111770en
sync.item.dbtypeZPen
sync.item.insts2020.03.30 14:04:29en
sync.item.modts2020.03.30 12:53:32en
eprints.affiliatedInstitution.facultyFakulta elektrotechniky a komunikačních technologiícs
dc.contributor.refereeDvořák, Vojtěchcs
dc.description.markDcs
dc.type.driverbachelorThesisen
dc.type.evskpbakalářská prácecs
but.committeedoc. Ing. Jiří Háze, Ph.D. (předseda) prof. Ing. Jan Leuchter, Ph.D. (místopředseda) prof. Ing. Dalibor Biolek, CSc. (člen) Ing. Marek Bohrn, Ph.D. (člen) Ing. Michal Řezníček, Ph.D. (člen)cs
but.defenceStudent seznámil státní zkušební komisi s cíli a řešením závěrečné práce a zodpověděl otázky a připomínky oponenta.cs
but.resultpráce byla úspěšně obhájenacs
but.programElektrotechnika, elektronika, komunikační a řídicí technikacs
but.jazykčeština (Czech)


Files in this item

Thumbnail
Thumbnail

This item appears in the following Collection(s)

Show simple item record