Design of Digital Circuits at Transistor Level

but.committeeprof. Ing. Lukáš Sekanina, Ph.D. (předseda) prof. Ing. Tomáš Vojnar, Ph.D. (místopředseda) Ing. Vladimír Bartík, Ph.D. (člen) doc. Ing. Jan Janoušek, Ph.D. (člen) Ing. Tomáš Martínek, Ph.D. (člen) doc. Ing. František Zbořil, CSc. (člen)cs
but.defenceStudent nejprve prezentoval výsledky, kterých dosáhl v rámci své práce. Komise se poté seznámila s hodnocením vedoucího a posudkem oponenta práce. Student následně odpověděl na otázky oponenta a na další otázky přítomných. Komise se na základě posudku oponenta, hodnocení vedoucího, přednesené prezentace a odpovědí studenta na položené otázky rozhodla práci hodnotit stupněm dobře (C). Otázky u obhajoby: Můžete prosím detailně vysvetlit způsob nagenerování výchozí populace jedinců? V technické zprávě mi v tomto směru chybí bližší informace. Jaká je dle vašeho názoru maximální složitost (počet vstupů, počet tranzistorů, množina propojovacích cest) existujícího obvodu, který by bylo možné s využitím navrženého systému optimalizovat?cs
but.jazykčeština (Czech)
but.programInformační technologiecs
but.resultpráce byla úspěšně obhájenacs
dc.contributor.advisorVašíček, Zdeněkcs
dc.contributor.authorKešner, Filipcs
dc.contributor.refereeŠimek, Václavcs
dc.date.accessioned2019-05-17T07:16:45Z
dc.date.available2019-05-17T07:16:45Z
dc.date.created2014cs
dc.description.abstractPráce se zaměřuje na návrh obvodů na úrovni tranzistorů, především za použití evoluční metody návrhu. Za tímto účelem je nutné volit rozumnou míru abstrakce a tak dosáhnout vyšší rychlosti ohodnocování kandidátních řešení pomocí fitness funkce. Práce probírá již vyzkoušené postupy návrhu obvodů na tranzistorové úrovni a z nich vybírá užitečné prvky pro vytvoření výkonějšího systému, který by byl schopen navrhovat komplexní logické obvody. Dále se práce zabývá implementací tohoto systému a probírá použitý přístup k řešení problémů návrhu a optimilizace tranzistorových obvodů použitím evoluce.cs
dc.description.abstractThis work aims to design process of integrated circuits on the transistor level, specially using evolutionary algorithm. For this purpose it is necessary to choose reasonable level of abstraction during simulation, which is used for evaluation candidate solutions by fitness function. This simulation has to be fast enough to evaluate thousands of candidate solutions within seconds. This work discusses already used techniques for transistor level circuit design and it chooses useful parts for new design of faster and more reliable automated design process, which would be able to design complex logic circuits. The thesis also discusses implementation of this system and used approach with regard to encountered problems in transistor-level circuit design and optimization by evolution.en
dc.description.markCcs
dc.identifier.citationKEŠNER, F. Design of Digital Circuits at Transistor Level [online]. Brno: Vysoké učení technické v Brně. Fakulta informačních technologií. 2014.cs
dc.identifier.other78599cs
dc.identifier.urihttp://hdl.handle.net/11012/53291
dc.language.isocscs
dc.publisherVysoké učení technické v Brně. Fakulta informačních technologiícs
dc.rightsStandardní licenční smlouva - přístup k plnému textu bez omezenícs
dc.subjectevolucecs
dc.subjectnávrh obvodůcs
dc.subjectkartézké genetické programovánícs
dc.subjectdiskrétení simulacecs
dc.subjectSPICEcs
dc.subjecttranzistorcs
dc.subjectCMOScs
dc.subjectMOSFETcs
dc.subjectintegrovaný obvodcs
dc.subjectoptimalizace návrhucs
dc.subjectevolutionen
dc.subjectevolotionary algorithmsen
dc.subjecttransistoren
dc.subjectintegrated circuiten
dc.subjectCMOSen
dc.subjectMOSFETen
dc.subjectdiscrete simulationen
dc.subjectSPICEen
dc.subjectcartesian genetic programmingen
dc.subjectdesign optimizationen
dc.titleDesign of Digital Circuits at Transistor Levelcs
dc.title.alternativeDesign of Digital Circuits at Transistor Levelen
dc.typeTextcs
dc.type.drivermasterThesisen
dc.type.evskpdiplomová prácecs
dcterms.dateAccepted2014-06-24cs
dcterms.modified2020-05-09-23:42:32cs
eprints.affiliatedInstitution.facultyFakulta informačních technologiícs
sync.item.dbid78599en
sync.item.dbtypeZPen
sync.item.insts2021.11.12 11:14:59en
sync.item.modts2021.11.12 10:28:14en
thesis.disciplineBioinformatika a biocomputingcs
thesis.grantorVysoké učení technické v Brně. Fakulta informačních technologií. Ústav počítačových systémůcs
thesis.levelInženýrskýcs
thesis.nameIng.cs
Files
Original bundle
Now showing 1 - 2 of 2
Loading...
Thumbnail Image
Name:
final-thesis.pdf
Size:
1.18 MB
Format:
Adobe Portable Document Format
Description:
final-thesis.pdf
Loading...
Thumbnail Image
Name:
review_78599.html
Size:
1.45 KB
Format:
Hypertext Markup Language
Description:
review_78599.html
Collections