Proprietární komunikační protokol pro přenos dat mezi FPGA a PC

but.committeedoc. Ing. Lukáš Fujcik, Ph.D. (předseda) prof. Ing. Jan Leuchter, Ph.D. (místopředseda) doc. Ing. Petr Křivík, Ph.D. (člen) Ing. Imrich Gablech, Ph.D. (člen) Ing. Alexandr Otáhal, Ph.D. (člen)cs
but.defenceStudent seznámil komisi se svou bakalářskou prací. Prezentoval dosažené výsledky a proběhla diskuze na dané téma BP. Následně student zodpověděl všechny otázky oponenta i členů komise.cs
but.jazykčeština (Czech)
but.programMikroelektronika a technologiecs
but.resultpráce byla úspěšně obhájenacs
dc.contributor.advisorDvořák, Vojtěchcs
dc.contributor.authorBeneš, Davidcs
dc.contributor.refereePavlík, Michalcs
dc.date.accessioned2022-06-16T06:52:24Z
dc.date.available2022-06-16T06:52:24Z
dc.date.created2022cs
dc.description.abstractTato práce se zabývá návrhem a implementací komunikačního protokolu, který umožňuje přenášet data mezi PC a FPGA. Protokol podporuje funkce jako jsou zápis, čtení a zápis se čtením do paměti. Další funkcí je autonomní přenos dat získaných z telemetrie. V teoretické části této práce je popsán komunikační kanál, který je využit pro přenos paketů. V praktické části jsou nadefinovány jednotlivé pakety a protokol je zpracován v podobě knihovny na straně PC a v podobě modulu na straně FPGA.cs
dc.description.abstractThis thesis deals with the design and implementation of a communication protocol which allows for data transfer between a PC and an FPGA. The designed protocol supports functions such as ´write´, ´read´ and ´write with a confirmation´ with a memory. Another supported function is autonomous transfer of telemetry data from an FPGA to a PC. Described in the theoretical part of the thesis, is the communication channel that is used for packet transfer. In the practical part are defined the packets and the protocol is implemented on PC in the form of a library and as a module on FPGA.en
dc.description.markAcs
dc.identifier.citationBENEŠ, D. Proprietární komunikační protokol pro přenos dat mezi FPGA a PC [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2022.cs
dc.identifier.other142772cs
dc.identifier.urihttp://hdl.handle.net/11012/205826
dc.language.isocscs
dc.publisherVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologiícs
dc.rightsStandardní licenční smlouva - přístup k plnému textu bez omezenícs
dc.subjectFPGAcs
dc.subjectUSB 2.0cs
dc.subjectkomunikace s FPGAcs
dc.subjectkomunikační protokolcs
dc.subjectPythoncs
dc.subjectFPGAen
dc.subjectUSB 2.0en
dc.subjectcommunication with FPGAen
dc.subjectcommunication protocolen
dc.subjectPythonen
dc.titleProprietární komunikační protokol pro přenos dat mezi FPGA a PCcs
dc.title.alternativeProprietary communication protocol for data transfer between FPGA and PCen
dc.typeTextcs
dc.type.driverbachelorThesisen
dc.type.evskpbakalářská prácecs
dcterms.dateAccepted2022-06-15cs
dcterms.modified2022-06-15-09:34:30cs
eprints.affiliatedInstitution.facultyFakulta elektrotechniky a komunikačních technologiícs
sync.item.dbid142772en
sync.item.dbtypeZPen
sync.item.insts2022.06.16 08:52:24en
sync.item.modts2022.06.16 08:19:12en
thesis.disciplinebez specializacecs
thesis.grantorVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. Ústav mikroelektronikycs
thesis.levelBakalářskýcs
thesis.nameBc.cs
Files
Original bundle
Now showing 1 - 3 of 3
Loading...
Thumbnail Image
Name:
final-thesis.pdf
Size:
1.76 MB
Format:
Adobe Portable Document Format
Description:
final-thesis.pdf
Loading...
Thumbnail Image
Name:
appendix-1.zip
Size:
4.83 MB
Format:
zip
Description:
appendix-1.zip
Loading...
Thumbnail Image
Name:
review_142772.html
Size:
6.24 KB
Format:
Hypertext Markup Language
Description:
review_142772.html
Collections