Jednotky pro asynchronní přechody v obvodech FPGA

but.committeedoc. Ing. Ivan Szendiuch, CSc. (předseda) prof. Ing. Dalibor Biolek, CSc. (místopředseda) Ing. Břetislav Mikel, Ph.D. (člen) doc. Ing. Jan Pekárek, Ph.D. (člen) Ing. Miroslav Zatloukal (člen)cs
but.defenceStudent seznámil státní zkušební komisi s řešením své bakalářské práce a zodpověděl otázky a připomínky oponenta. Dále odpověděl na otázky komise: 1) Co znamená zkratka Open Loop SMD? 2) Čím se zabývala případová studie? 3) Jsou časové intervaly v desítkách pikosekund reálné? Jak byly určeny? 4) Byla určena analýza chybovosti převodu?cs
but.jazykčeština (Czech)
but.programElektrotechnika, elektronika, komunikační a řídicí technikacs
but.resultpráce byla úspěšně obhájenacs
dc.contributor.advisorBohrn, Marekcs
dc.contributor.authorCabal, Jakubcs
dc.contributor.refereeFujcik, Lukášcs
dc.date.accessioned2019-05-17T14:24:44Z
dc.date.available2019-05-17T14:24:44Z
dc.date.created2015cs
dc.description.abstractCílem této práce je provést rozbor a implementaci jednotek pro řešení asynchronních přechodů v obvodech FPGA. Tyto přechody jsou nevyhnutelné ve složitějších obvodových návrzích a jejich nesprávná implementace může vést ke ztrátě nebo poškození dat. Dále se práce zaměřuje na aplikování správných omezujících podmínek (constraints). V praktické části této práce je popsána realizovaná knihovna asynchronních přechodů. Dále praktická část práce popisuje vytvořenou metodiku použití asynchronních přechodů, jejíž uplatnění je demonstrováno na případové studii v obvodu síťové karty vytvořeném pro akceleračníkartu COMBO-80G.cs
dc.description.abstractThe aim of this thesis is to analyze the options for implementation of asynchronous modules for clock domain crossing in an FPGA circuit. Such crossings are inevitable in moderately complex firmware designs and can lead to data corruption or loss, if implemented incorrectly. Furthermore, the work deals with application of correct constraints. The practical part of this work describes an implemented library of clock domain crossing modules. Further, the practical part describes a created methodology for use of clock domain crossing modules, whose application is demonstrated in a case study of a network interface card circuit created for the acceleration card COMBO-80G.en
dc.description.markAcs
dc.identifier.citationCABAL, J. Jednotky pro asynchronní přechody v obvodech FPGA [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2015.cs
dc.identifier.other85920cs
dc.identifier.urihttp://hdl.handle.net/11012/40814
dc.language.isocscs
dc.publisherVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologiícs
dc.rightsStandardní licenční smlouva - přístup k plnému textu bez omezenícs
dc.subjectFPGAcs
dc.subjectVHDLcs
dc.subjectasynchronní přechodcs
dc.subjectFIFOcs
dc.subjectomezující podmínkycs
dc.subjectFPGAen
dc.subjectVHDLen
dc.subjectclock domain crossingen
dc.subjectFIFOen
dc.subjectconstraintsen
dc.titleJednotky pro asynchronní přechody v obvodech FPGAcs
dc.title.alternativeAsynchronous communication interfaces in FPGAen
dc.typeTextcs
dc.type.driverbachelorThesisen
dc.type.evskpbakalářská prácecs
dcterms.dateAccepted2015-06-15cs
dcterms.modified2015-06-17-15:45:14cs
eprints.affiliatedInstitution.facultyFakulta elektrotechniky a komunikačních technologiícs
sync.item.dbid85920en
sync.item.dbtypeZPen
sync.item.insts2021.11.12 13:58:07en
sync.item.modts2021.11.12 12:56:09en
thesis.disciplineMikroelektronika a technologiecs
thesis.grantorVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. Ústav mikroelektronikycs
thesis.levelBakalářskýcs
thesis.nameBc.cs
Files
Original bundle
Now showing 1 - 2 of 2
Loading...
Thumbnail Image
Name:
final-thesis.pdf
Size:
809.01 KB
Format:
Adobe Portable Document Format
Description:
final-thesis.pdf
Loading...
Thumbnail Image
Name:
review_85920.html
Size:
5.64 KB
Format:
Hypertext Markup Language
Description:
review_85920.html
Collections