HIL model elektromechanického systému

but.committeedoc. Ing. Bohumil Horák, Ph.D. (předseda) doc. Ing. Petr Blaha, Ph.D. (místopředseda) Ing. Tomáš Macho, Ph.D. (člen) Ing. Jan Pásek, CSc. (člen) Ing. Soňa Šedivá, Ph.D. (člen)cs
but.defenceStudent obhájil diplomovou práci.cs
but.jazykčeština (Czech)
but.programElektrotechnika, elektronika, komunikační a řídicí technikacs
but.resultpráce byla úspěšně obhájenacs
dc.contributor.advisorBlaha, Petrcs
dc.contributor.authorMalík, Lukášcs
dc.contributor.refereeBartík, Ondřejcs
dc.date.accessioned2018-10-21T20:46:57Z
dc.date.available2018-10-21T20:46:57Z
dc.date.created2018cs
dc.description.abstractTato diplomová práce se zabývá vytvořením modelu mechanického systému v jazyce Modelica a jeho použitím v prostředí LabVIEW. Úvod práce se zaměřuje na jazyk Modelica, programovací nástroj LabVIEW a standard Functional Mock-up Interface 2.0, což je standard pro výměnu a souběžnou simulaci dynamických modelů. Na základě Functional Mock-up Interface 2.0 byl vytvořen model elektromechanického systému. Následně byly prozkoumány možnosti exportování modelů do formátu Functional Mock-up Unit, do kterého byl také model uložen. Vygenerovaný model byl vložen do prostředí LabVIEW RealTime, kde byla ověřena funkčnost vytvořeného modelu. Nakonec bylo realizováno propojení instance Functional Mock-up Unit s LabVIEW FPGA tak, aby se CompactRIO jevilo jako HIL model elektromechanického systému.cs
dc.description.abstractThis diploma thesis deals with creation of elektromechanical model in Modelica language which is subsequently imported into LabVIEW environment. The Modelica language, LabVIEW graphical programming tool and Functional Mock-up Interface 2.0 standard are described in the introduction of this thesis. Functional Mock-up Interface is a tool independent standard witch, defines a standardized interface to ModelExchange and Co-simulation of complex system components. The model of electromechanical system was created based on Functional Mock-up Interface standard. Part of the work focuses on the Functional Mock-up Unit storage possibilities and LabVIEW support to import models of this type. The imported model was simulated and tested in this environment. Finally, the instance of Functional Mock-up Unit was connected with LabVIEW FPGA target for the purpose of model HIL simulation on CompactRIO platform.en
dc.description.markBcs
dc.identifier.citationMALÍK, L. HIL model elektromechanického systému [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2018.cs
dc.identifier.other111019cs
dc.identifier.urihttp://hdl.handle.net/11012/80791
dc.language.isocscs
dc.publisherVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologiícs
dc.rightsStandardní licenční smlouva - přístup k plnému textu bez omezenícs
dc.subjectHardware-In-the-Loopcs
dc.subjectHILcs
dc.subjectFunctional Mock-up Interfacecs
dc.subjectFMIcs
dc.subjectFunctional Mock-up Unitcs
dc.subjectFMUcs
dc.subjectModelicacs
dc.subjectAkauzální modelovánícs
dc.subjectLabVIEWcs
dc.subjectModelExchangecs
dc.subjectCompactRIOcs
dc.subjectFPGAcs
dc.subjectOpenModelicacs
dc.subjectHardware-In-the-Loopen
dc.subjectHILen
dc.subjectFunctional Mock-up Interfaceen
dc.subjectFMIen
dc.subjectFunctional Mock-up Uniten
dc.subjectFMUen
dc.subjectModelicaen
dc.subjectAcausal modelingen
dc.subjectLabVIEWen
dc.subjectModelExchangeen
dc.subjectCompactRIOen
dc.subjectFPGAen
dc.subjectOpenModelicaen
dc.titleHIL model elektromechanického systémucs
dc.title.alternativeHIL model of electromechanical systemen
dc.typeTextcs
dc.type.drivermasterThesisen
dc.type.evskpdiplomová prácecs
dcterms.dateAccepted2018-06-05cs
dcterms.modified2018-06-08-11:09:49cs
eprints.affiliatedInstitution.facultyFakulta elektrotechniky a komunikačních technologiícs
sync.item.dbid111019en
sync.item.dbtypeZPen
sync.item.insts2021.11.10 13:07:28en
sync.item.modts2021.11.10 12:44:06en
thesis.disciplineKybernetika, automatizace a měřenícs
thesis.grantorVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. Ústav automatizace a měřicí technikycs
thesis.levelInženýrskýcs
thesis.nameIng.cs
Files
Original bundle
Now showing 1 - 3 of 3
Loading...
Thumbnail Image
Name:
final-thesis.pdf
Size:
3.02 MB
Format:
Adobe Portable Document Format
Description:
final-thesis.pdf
Loading...
Thumbnail Image
Name:
appendix-1.zip
Size:
45.67 MB
Format:
zip
Description:
appendix-1.zip
Loading...
Thumbnail Image
Name:
review_111019.html
Size:
8.46 KB
Format:
Hypertext Markup Language
Description:
review_111019.html
Collections