Akcelerace šifrovacích algoritmů pomocí FPGA

but.committeecs
but.defencecs
but.jazykčeština (Czech)
but.programInformační technologiecs
but.resultpráce byla úspěšně obhájenacs
dc.contributor.advisorŠimek, Václavcs
dc.contributor.authorGajdoš, Miroslavcs
dc.contributor.refereeKaštil, Jancs
dc.date.accessioned2019-06-14T10:51:14Z
dc.date.available2019-06-14T10:51:14Z
dc.date.created2009cs
dc.description.abstractTato práce se zabývá možností akcelerace šifrovacích algoritmů pomocí rekonfigurovatelných obvodů FPGA a zkoumáním rozdílu rychlosti implementace oproti implementaci softwarové. Práce popisuje základy šifrování a akcelerace algoritmů na FPGA. Dále se zabývá procesem návrhu, implementace, simulace a syntézy výsledné implementace. Provádí rozbor dosaženého řešení. Cílem projektu bylo vytvořit funkční řešení akcelerovaného algoritmu, tím umožnit jeho další použití v reálném provozu a dále vytvoření česky psaného materiálu o této problematice.cs
dc.description.abstractThis work deals with the possibility of acceleration algorithm using reconfigurable FPGA circuits and speed of implementation by examining the difference compared to software implementation. The work describes the basics of encryption and acceleration algorithms on the FPGA. It then addresses the process of design, implementation, simulation and synthesis of the resulting implementation. It made analysis of the achieved solution. The aim of the project was to create a functional solution of accelerated algorithm, thus enabling its use in the real application and, finally, establishment of czech written material on this issue.en
dc.description.markDcs
dc.identifier.citationGAJDOŠ, M. Akcelerace šifrovacích algoritmů pomocí FPGA [online]. Brno: Vysoké učení technické v Brně. Fakulta informačních technologií. 2009.cs
dc.identifier.other25526cs
dc.identifier.urihttp://hdl.handle.net/11012/54460
dc.language.isocscs
dc.publisherVysoké učení technické v Brně. Fakulta informačních technologiícs
dc.rightsStandardní licenční smlouva - přístup k plnému textu bez omezenícs
dc.subjectFPGAcs
dc.subjectšifrovací algoritmuscs
dc.subjectakceleracecs
dc.subjectVHDLcs
dc.subjectDEScs
dc.subjectFITkitcs
dc.subjectSpartan 3cs
dc.subjectVirtex 5.cs
dc.subjectFPGAen
dc.subjectencryption algorithmen
dc.subjectaccelerationen
dc.subjectVHDLen
dc.subjectDESen
dc.subjectFITkiten
dc.subjectSpartan 3en
dc.subjectVirtex 5.en
dc.titleAkcelerace šifrovacích algoritmů pomocí FPGAcs
dc.title.alternativeAcceleration of Data Encryption Algorithms in FPGAen
dc.typeTextcs
dc.type.driverbachelorThesisen
dc.type.evskpbakalářská prácecs
dcterms.dateAccepted2009-06-16cs
dcterms.modified2020-05-09-23:40:16cs
eprints.affiliatedInstitution.facultyFakulta informačních technologiícs
sync.item.dbid25526en
sync.item.dbtypeZPen
sync.item.insts2020.05.10 02:13:00en
sync.item.modts2020.05.10 01:50:22en
thesis.disciplineInformační technologiecs
thesis.grantorVysoké učení technické v Brně. Fakulta informačních technologií. Ústav počítačových systémůcs
thesis.levelBakalářskýcs
thesis.nameBc.cs
Files
Original bundle
Now showing 1 - 2 of 2
Loading...
Thumbnail Image
Name:
final-thesis.pdf
Size:
645.56 KB
Format:
Adobe Portable Document Format
Description:
final-thesis.pdf
Loading...
Thumbnail Image
Name:
review_25526.html
Size:
1.44 KB
Format:
Hypertext Markup Language
Description:
review_25526.html
Collections