Simulace architektury mikroprocesoru 8051

but.committeedoc. Dr. Ing. Otto Fučík (předseda) doc. Ing. Vladimír Janoušek, Ph.D. (místopředseda) Ing. Vladimír Bartík, Ph.D. (člen) Ing. Filip Orság, Ph.D. (člen) Ing. Ivana Burgetová, Ph.D. (člen)cs
but.defenceStudent nejprve prezentoval výsledky, kterých dosáhl v rámci své práce. Komise se pak seznámila s hodnocením vedoucího a posudkem oponenta práce. Student následně odpověděl na otázky oponenta i členů komise. Komise se na základě posudku oponenta, hodnocení vedoucího, přednesené prezentace a odpovědí studenta na položené otázky rozhodla práci hodnotit stupněm "A". Otázky u obhajoby: Jakým způsobem byste si představoval rozšíření jazyka ISAC o definici rozhraní mikrokontrolérů a externích obvodů? V kterém segmentu trhu spatřujete budoucí využití architektury 8051?cs
but.jazykčeština (Czech)
but.programInformační technologiecs
but.resultpráce byla úspěšně obhájenacs
dc.contributor.advisorHruška, Tomášcs
dc.contributor.authorŠimon, Petrcs
dc.contributor.refereeKřoustek, Jakubcs
dc.date.accessioned2018-05-18T01:08:50Z
dc.date.available2018-05-18T01:08:50Z
dc.date.created2010cs
dc.description.abstractV dnešní době je více jak 90% procesorů používáno ve vestavěných systémech. Návrh procesorů pro vestavěná zařízení se stává čím dál složitější, a proto je nutné tuto práci co nejvíce automatizovat. Tato bakalářská práce se věnuje návrhu mikrokontroléru 8051. Návrh je proveden podle dostupné dokumentace a k popisu procesoru je použit jazyk ISAC. Výsledný model je ověřen řadou simulací, které jsou na konci práce analyzovány.cs
dc.description.abstractMore than 90% of processors are used in embedded systems today. Processor design for embedded systems is becoming complicated, so it should be automate as much as possible. This bachelor thesis deals with design of the microcontroller 8051. Design is created according to available documentation and ISAC language is used for model description. Results of model simulations are analyzed at the end of this thesis.en
dc.description.markAcs
dc.identifier.citationŠIMON, P. Simulace architektury mikroprocesoru 8051 [online]. Brno: Vysoké učení technické v Brně. Fakulta informačních technologií. 2010.cs
dc.identifier.other34875cs
dc.identifier.urihttp://hdl.handle.net/11012/52994
dc.language.isocscs
dc.publisherVysoké učení technické v Brně. Fakulta informačních technologiícs
dc.rightsStandardní licenční smlouva - přístup k plnému textu bez omezenícs
dc.subjectjazyk pro popis architekturycs
dc.subjectADLcs
dc.subjectmikrokontrolércs
dc.subject8051cs
dc.subjectprocesorcs
dc.subjectCISCcs
dc.subjectRISCcs
dc.subjectHarvardská architekturacs
dc.subjectVon Neumannova architekturacs
dc.subjectmodelovánícs
dc.subjectsimulacecs
dc.subjectISACcs
dc.subjectLISAcs
dc.subjectarchitecture description languageen
dc.subjectADLen
dc.subjectmicrocontrolleren
dc.subject8051en
dc.subjectprocessoren
dc.subjectCISCen
dc.subjectRISCen
dc.subjectHarvard architectureen
dc.subjectVon Neumann architectureen
dc.subjectmodelingen
dc.subjectsimulationen
dc.subjectISACen
dc.subjectLISAen
dc.titleSimulace architektury mikroprocesoru 8051cs
dc.title.alternativeSimulation of the 8051 Microprocessor Architectureen
dc.typeTextcs
dc.type.driverbachelorThesisen
dc.type.evskpbakalářská prácecs
dcterms.dateAccepted2010-06-14cs
dcterms.modified2020-05-09-23:42:07cs
eprints.affiliatedInstitution.facultyFakulta informačních technologiícs
sync.item.dbid34875en
sync.item.dbtypeZPen
sync.item.insts2021.11.08 12:59:40en
sync.item.modts2021.11.08 12:27:38en
thesis.disciplineInformační technologiecs
thesis.grantorVysoké učení technické v Brně. Fakulta informačních technologií. Ústav informačních systémůcs
thesis.levelBakalářskýcs
thesis.nameBc.cs
Files
Original bundle
Now showing 1 - 2 of 2
Loading...
Thumbnail Image
Name:
final-thesis.pdf
Size:
1.25 MB
Format:
Adobe Portable Document Format
Description:
final-thesis.pdf
Loading...
Thumbnail Image
Name:
review_34875.html
Size:
1.44 KB
Format:
Hypertext Markup Language
Description:
review_34875.html
Collections