IP core pro řízení BLDC motorů

but.committeeprof. Ing. Jaroslav Boušek, CSc. (předseda) prof. Ing. Vladislav Musil, CSc. (místopředseda) doc. Ing. Ivan Szendiuch, CSc. (člen) Ing. Martin Šťáva, Ph.D. (člen) Ing. Michal Pavlík, Ph.D. (člen)cs
but.defenceStudent seznámil státní zkušební komisi s řešením své diplomové práce a zodpověděl otázky a připomínky oponenta. Dále odpověděl na otázky komise.cs
but.jazykčeština (Czech)
but.programElektrotechnika, elektronika, komunikační a řídicí technikacs
but.resultpráce byla úspěšně obhájenacs
dc.contributor.advisorDvořák, Vojtěchcs
dc.contributor.authorHráček, Marekcs
dc.contributor.refereeBohrn, Marekcs
dc.date.accessioned2019-06-14T11:41:57Z
dc.date.available2019-06-14T11:41:57Z
dc.date.created2019cs
dc.description.abstractTato diplomová práce pojednává o vektorovém řízení synchronních BLDC a PMSM motorů pomocí FPGA. V první části je popsána základní teorie těchto motorů a jejich řízení. Následně je popsáno vektorové řízení a jeho náležitosti jako a Parkova transformace. Zbytek práce se zabývá samotným návrhem univerzálního regulátoru s nastavitelnou přesností v jazyce VHDL. Data jsou oddělena od výpočetní části, které je prováděno specializovanou aritmeticko-logickou jednotkou. V poslední části je návrh ověřen v simulátoru pomocí modelu PMSM motoru.cs
dc.description.abstractThis diploma thesis is about using vector control (or field-oriented control) of synchronous BLDC and PMSM motors on FPGAs. First part describes basic theory of these motors and how to control them. Then vector control is detailed and its parts as (or Clarke) and Park transformation. Rest of the thesis deals with the design of universal controller with adjustable accuracy in VHDL language. Data is separated from computing part which utilizes custom arithmetic-logic unit. In the last part of the thesis the design is tested in simulator using model of PMSM motor.en
dc.description.markBcs
dc.identifier.citationHRÁČEK, M. IP core pro řízení BLDC motorů [online]. Brno: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. 2019.cs
dc.identifier.other119412cs
dc.identifier.urihttp://hdl.handle.net/11012/177767
dc.language.isocscs
dc.publisherVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologiícs
dc.rightsStandardní licenční smlouva - přístup k plnému textu bez omezenícs
dc.subjectBLDCcs
dc.subjectPMSMcs
dc.subjectvektorové řízenícs
dc.subjectVHDLcs
dc.subjectFPGAcs
dc.subjectBLDCen
dc.subjectPMSMen
dc.subjectvector controlen
dc.subjectfield-oriented controlen
dc.subjectVHDLen
dc.subjectFPGAen
dc.titleIP core pro řízení BLDC motorůcs
dc.title.alternativeIP core for BLDC motor controlen
dc.typeTextcs
dc.type.drivermasterThesisen
dc.type.evskpdiplomová prácecs
dcterms.dateAccepted2019-06-04cs
dcterms.modified2019-06-06-07:41:01cs
eprints.affiliatedInstitution.facultyFakulta elektrotechniky a komunikačních technologiícs
sync.item.dbid119412en
sync.item.dbtypeZPen
sync.item.insts2021.11.10 13:07:39en
sync.item.modts2021.11.10 12:29:42en
thesis.disciplineMikroelektronikacs
thesis.grantorVysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií. Ústav mikroelektronikycs
thesis.levelInženýrskýcs
thesis.nameIng.cs
Files
Original bundle
Now showing 1 - 2 of 2
Loading...
Thumbnail Image
Name:
final-thesis.pdf
Size:
972.68 KB
Format:
Adobe Portable Document Format
Description:
final-thesis.pdf
Loading...
Thumbnail Image
Name:
review_119412.html
Size:
7.08 KB
Format:
Hypertext Markup Language
Description:
review_119412.html
Collections