Akcelerace algoritmů pro porovnání řetězců na základě podobnosti

but.committeecs
but.defencecs
but.jazykčeština (Czech)
but.programInformační technologiecs
but.resultpráce byla úspěšně obhájenacs
dc.contributor.advisorMartínek, Tomášcs
dc.contributor.authorVoženílek, Jancs
dc.contributor.refereeKořenek, Jancs
dc.date.accessioned2018-05-17T23:24:59Z
dc.date.available2018-05-17T23:24:59Z
dc.date.created2008cs
dc.description.abstractCílem této bakalářské práce je návrh a implementace architektury pro FPGA čipy akcelerující porovnávání dvou řetězců a jejich ohodnocení na podobnost. Použité postupy vycházejí z bioinformatických algoritmů, především Needleman-Wunsch a Smith-Waterman. Jednotka může díky obecnému návrhu a generickému zpracování v jazyce VHDL porovnávat libovolné sekvence znaků, což je úloha prostupující mnoha oblastmi informatiky od prohledávání databází (kde porovnání na podobnost umožňuje odhalit překlepy) po detekci nevyžádané elektronické pošty - spamu. V závislosti na specifikaci úlohy se může zrychlení oproti běžnému softwarovému řešení pohybovat v řádu stovek až tisíců.cs
dc.description.abstractThe objective of this bachelor's thesis is to design and implement architecture for FPGA chips that accelerates matching of two strings and scoring them for similarity. Used processes come from bioinformatics algorithms, especially Needleman-Wunsch and Smith-Waterman. Due to general design and generic implementation in VHDL the unit is able to compare any sequences of characters, which is a task widely used in many branches of informatics from database searches (where approximate matching allows discovery of spelling errors) to spam detection. Depending on task specification the acceleration speed up against common software solution can reach orders of hundreds or even thousands.en
dc.description.markAcs
dc.identifier.citationVOŽENÍLEK, J. Akcelerace algoritmů pro porovnání řetězců na základě podobnosti [online]. Brno: Vysoké učení technické v Brně. Fakulta informačních technologií. 2008.cs
dc.identifier.other25254cs
dc.identifier.urihttp://hdl.handle.net/11012/52939
dc.language.isocscs
dc.publisherVysoké učení technické v Brně. Fakulta informačních technologiícs
dc.rightsStandardní licenční smlouva - přístup k plnému textu bez omezenícs
dc.subjectFPGAcs
dc.subjectVHDLcs
dc.subjectakceleracecs
dc.subjectporovnání řetězců na základě podobnostics
dc.subjectFPGAen
dc.subjectVHDLen
dc.subjectaccelerationen
dc.subjectapproximate string matchingen
dc.titleAkcelerace algoritmů pro porovnání řetězců na základě podobnostics
dc.title.alternativeAcceleration of Algorithms for Approximate String Matchingen
dc.typeTextcs
dc.type.driverbachelorThesisen
dc.type.evskpbakalářská prácecs
dcterms.dateAccepted2008-06-09cs
dcterms.modified2020-05-09-23:40:44cs
eprints.affiliatedInstitution.facultyFakulta informačních technologiícs
sync.item.dbid25254en
sync.item.dbtypeZPen
sync.item.insts2020.05.10 01:01:55en
sync.item.modts2020.05.10 00:14:38en
thesis.disciplineInformační technologiecs
thesis.grantorVysoké učení technické v Brně. Fakulta informačních technologií. Ústav počítačových systémůcs
thesis.levelBakalářskýcs
thesis.nameBc.cs
Files
Original bundle
Now showing 1 - 2 of 2
Loading...
Thumbnail Image
Name:
final-thesis.pdf
Size:
1.6 MB
Format:
Adobe Portable Document Format
Description:
final-thesis.pdf
Loading...
Thumbnail Image
Name:
review_25254.html
Size:
1.47 KB
Format:
Hypertext Markup Language
Description:
review_25254.html
Collections