Framework pro částečnou dynamickou rekonfiguraci FPGA Virtex-5

but.committeeprof. Ing. Lukáš Sekanina, Ph.D. (předseda) doc. RNDr. Jitka Kreslíková, CSc. (místopředseda) Ing. Tomáš Martínek, Ph.D. (člen) Ing. Jaroslav Rozman, Ph.D. (člen) Ing. Michal Španěl, Ph.D. (člen)cs
but.defenceStudent nejprve prezentoval výsledky, kterých dosáhl v rámci své práce. Komise se poté seznámila s hodnocením vedoucího a posudkem oponenta práce. Student následně odpověděl na otázky oponenta a na další otázky přítomných. Komise se na základě posudku oponenta, hodnocení vedoucího, přednesené prezentace a odpovědí studenta na položené otázky rozhodla práci hodnotit stupněm A. Otázky u obhajoby: Proč jsou použité akcelerátory omezeny datovou šířkou 8 bitů? Jaké dopady na framework (popř. celou aplikaci) by mělo zvýšení datové šířky na 32 bitů?cs
but.jazykčeština (Czech)
but.programInformační technologiecs
but.resultpráce byla úspěšně obhájenacs
dc.contributor.advisorMatoušek, Jiřícs
dc.contributor.authorRaček, Jakubcs
dc.contributor.refereeViktorin, Jancs
dc.date.accessioned2018-05-17T16:18:28Z
dc.date.available2018-05-17T16:18:28Z
dc.date.created2014cs
dc.description.abstractPráce se zabývá návrhem a implementací frameworku částečné dynamické rekonfigurace pro FPGA architekturu Virtex-5.  Framework má usnadnit tvorbu aplikací s hardwarovými akcelerátory využívajících částečnou dynamickou rekonfiguraci. S využitím frameworku byla vytvořena demonstrační aplikace pro pattern-matching nad příchozími síťovými pakety. Řízení procesu částečné dynamické rekonfigurace obstarává systém typu GNU/Linux, který běží na procesoru MicroBlaze. To navíc umožňuje běh méně náročných aplikací a zpracování paketů pomocí softwaru.cs
dc.description.abstractThe thesis is focused on design and implementiation of a framework for Dynamic Partial Reconfiguration for FPGA architecture Virtex-5. The aim of the framework is to simplify creating applications with hardware accelerators using  Dynamic Partial Reconfiguration. Using this framework, a demonstration application was created for pattern-matching incoming network packets. The process of Dynamic Partial Reconfiguration is controlled by GNU/Linux type operating system, which runs on MicroBlaze processor. This also allows to run less demanding applications and the processing of packets using software.en
dc.description.markAcs
dc.identifier.citationRAČEK, J. Framework pro částečnou dynamickou rekonfiguraci FPGA Virtex-5 [online]. Brno: Vysoké učení technické v Brně. Fakulta informačních technologií. 2014.cs
dc.identifier.other79924cs
dc.identifier.urihttp://hdl.handle.net/11012/53055
dc.language.isocscs
dc.publisherVysoké učení technické v Brně. Fakulta informačních technologiícs
dc.rightsStandardní licenční smlouva - přístup k plnému textu bez omezenícs
dc.subjectFPGAcs
dc.subjectVirtex-5cs
dc.subjectčástečná dynamická rekonfiguracecs
dc.subjectakceleracecs
dc.subjectframeworkcs
dc.subjectFPGAen
dc.subjectVirtex-5en
dc.subjectDynamic Partial Reconfigurationen
dc.subjectaccelerationen
dc.subjectframeworken
dc.titleFramework pro částečnou dynamickou rekonfiguraci FPGA Virtex-5cs
dc.title.alternativeFramework for Dynamic Partial Reconfiguration of Virtex-5 FPGAen
dc.typeTextcs
dc.type.driverbachelorThesisen
dc.type.evskpbakalářská prácecs
dcterms.dateAccepted2014-06-19cs
dcterms.modified2020-05-10-16:11:46cs
eprints.affiliatedInstitution.facultyFakulta informačních technologiícs
sync.item.dbid79924en
sync.item.dbtypeZPen
sync.item.insts2021.11.08 13:00:00en
sync.item.modts2021.11.08 12:13:26en
thesis.disciplineInformační technologiecs
thesis.grantorVysoké učení technické v Brně. Fakulta informačních technologií. Ústav počítačových systémůcs
thesis.levelBakalářskýcs
thesis.nameBc.cs
Files
Original bundle
Now showing 1 - 2 of 2
Loading...
Thumbnail Image
Name:
final-thesis.pdf
Size:
1.21 MB
Format:
Adobe Portable Document Format
Description:
final-thesis.pdf
Loading...
Thumbnail Image
Name:
review_79924.html
Size:
1.46 KB
Format:
Hypertext Markup Language
Description:
review_79924.html
Collections